PCB串扰分析示例ppt课件

上传人:钟*** 文档编号:1542379 上传时间:2019-10-24 格式:PPT 页数:29 大小:2.58MB
返回 下载 相关 举报
PCB串扰分析示例ppt课件_第1页
第1页 / 共29页
PCB串扰分析示例ppt课件_第2页
第2页 / 共29页
PCB串扰分析示例ppt课件_第3页
第3页 / 共29页
点击查看更多>>
资源描述
,附件2用Hyperlynx仿真串扰,串 扰 形 成 机 理,串 扰 问 题 的 发 现,串 扰 问 题 的 解 决,小 结,1,串 扰 形 成 机 理,串扰是指有害信号从一个线网转移到相邻线网。,攻击线,静态线,信号(噪声源),攻击回路,受害回路,2,串 扰 问 题 的 发 现,本课件针对软件protel 99se 已经制作好的PCB图进行后仿真。,发现整个PCB板中存在的串扰问题。,选择串扰最严重的线网,并进行仿真。,发 现 串 扰,导 入 PCB板,对整板进行批处理,对指定线网进行仿真,3,导入PCB板1,从Protel中把已画好的PCB文件导出另存为.HYP格式的 文件,放到Hyperlynx的安装文件夹Demo_Files下。,4,导入PCB板2,打开Hyperlynx软件,点击图标 打开文件夹,选择刚才导出的PCB文件,导入到Hyperlynx软件中,如下图:,5,对整板进行批处理,First,Second,Third,如右图进行设置,只选择 “检测串扰项”,点“下一步” 选择串扰的阈值为125mv 计算方法:5V5%2 =125mv,点“下一步” 修改上升边为1ns, 点击“完成”,生成报告文件,Creatvity,点击图标,6,对整板进行批处理后的报告文件,报 告 文 件,1.最大允许的串扰125mv 2. 受害线网 NetIC_23 -进攻线网NetIC_21476mv 3. 受害线网 NetIC_21 -进攻线网NetIC_23.476mv,7,对指定线网进行仿真1,从报告文件中发现线网NetIC_21和NetIC_23之间存在严重串扰,故选择NetIC_21作为受害线网,指定对其进行详细仿真。,8,对指定线网进行仿真2,在菜单栏中激活串扰分析功能,并设置串扰阈值为125mv,如下图。计算方法:5V5%2 =125mv,9,对指定线网进行仿真3,设置管脚模型,将进攻线网源端的IC1.23模型改为“COMS,5V,ULTRA-FAST”,受害线网设置为静态常零。 如下图所示:,10,对指定线网进行仿真4,在菜单栏中查看耦合区域,如下图所示:,11,对指定线网进行仿真5,打开数字示波器,运行串扰仿真,如下图所示:,从左图可以看出:受害线远端上的串扰很严重,峰-峰值达:1082mv,红:进攻线源端,紫:进攻线远端,黄:受害线源端,绿:受害线远端,12,串 扰 问 题 的 解 决,解 决 串 扰 常用的四种方法,净化进攻线,增大线间距,减小信号线 与返回路径间的 介质厚度,减小耦合长度,13,解决串扰的步骤,Net,Net,Net,Net,Net,未经处理的串扰线网,净化进攻线,减小信号线与返回路径间的 介质厚度,减小耦合长度,增大线间距,14,净化进攻线1,打开管脚设置对话框,对进攻线网源端接端接电阻50,此时受害线上的串扰如下图所示:,绿:受害线远端,黄:受害线源端,从左图可以看出:受害线远端上的串扰有明显改善,减小为原来串扰的42.8%。 左图 峰-峰值464mv,15,净化进攻线2,在净化进攻线的基础上,进一步对受害线进行源端端接50的电阻,从而改善受害线上的反射,降低串扰。,黄:受害线源端,绿:受害线远端,从左图可以看出:受害线远端上的串扰有明显改善,减小为原来串扰的19.6%。 左图 峰-峰值213mv,16,减小信号线与返回路径间的介质厚度1,为了更好的减小串扰,我们减小信号线与返回路径之间的介质厚度,由原来的10mile改为6mile,设置如下图所示:,17,减小信号线与返回路径间的介质厚度2,在净化进攻线与受害线的基础上,减小信号线与返回路径间的介质厚度后的受害线上的串扰情况如下图所示:,黄:受害线源端,绿:受害线远端,从左图可以看出:受害线远端上的串扰有明显改善,减小为原来串扰的10.5%。 左图 峰-峰值114mv,18,减小耦合长度1,导出端接后的PCB图到拓扑结构图,并修改耦合长度,如下图所示:,修改后:,修改前:,19,减小耦合长度2,修改耦合长度后,受害线上串扰如下图所示:,黄:受害线源端,绿:受害线远端,从左图可以看出:受害线远端上的串扰有明显改善,减小为原来串扰的2.9%。 左图 峰-峰值34mv,20,增大线间距1,增大耦合区的线间距,设置对话框如下图所示:,21,增大线间距2,修改耦合长度后,受害线上串扰如下图所示:,黄:受害线源端,绿:受害线远端,从左图可以看出:受害线远端上的串扰有一定改善,减小为原来串扰的2.2%。 左图 峰-峰值24mv,22,远端上串扰的前后对比1,远端上串扰如下图所示:,处理后:,未处理:,峰-峰值:1082mv,峰-峰值:24mv,23,远端上串扰的前后对比2,2. 从左往右以此为处理串扰的步骤,1. 图中长方体柱代表串扰电压的大小 图中串扰电压的单位为毫伏,受害线远端上的串扰电压,未处理,净化进攻线,减小介质厚度,减小耦合长度,1082,213,70,增大线间距,114,34,25,从图中可知,串扰问题有较大的改善,24,源端上串扰的前后对比1,源端上串扰如下图所示:,未处理:,处理后:,峰-峰值:158mv,峰-峰值:4.5mv,25,源端上串扰的前后对比2,2. 从左往右以此为处理串扰的步骤,1. 图中长方体柱代表串扰电压的大小 图中串扰电压的单位为毫伏,受害线源端上的串扰电压,未处理,净化进攻线,减小介质厚度,减小耦合长度,158,25,70,120,增大线间距,15,6,4.5,从图中可知,串扰问题有较大的改善,26,源端与远端串扰的变化比较,未处理,未处理,端接,介质厚度,耦合长度,158,25,70,增大线间距,15,6,4.5,介质厚度,耦合长度,1082,213,70,增大线间距,114,34,25,端接,图示可以看出两端对于改善串扰的效果程度很相似,远端串扰,近端串扰,27,各信号处理前后的对比,各信号处理前后如下图所示:,处理后:,未处理:,图示充分说明了改善串扰的效果程度,28,小 结,在PCB设计时减小串扰的方法: 加大线间距,减小平行走线长度,相邻信号层走线应彼此正交以减小耦合。 若无法加大线间距,则正确的端接可以消除大部分反射,从而减小串扰。 若空间允许,可在串扰严重的两线间插入一条防护线降低耦合减小串扰。 对于重要的信号线网,可将其设计成带状线以获得较好的串扰抑制效果。 在满足系统要求的情况下,尽量使用低边沿速率器件。 工程应用中一般不采用减小介质厚度而采用不同的端接策略。,29,
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 图纸设计 > 毕设全套


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!