数电期末练习题.doc

上传人:s****u 文档编号:12754835 上传时间:2020-05-22 格式:DOC 页数:29 大小:543.01KB
返回 下载 相关 举报
数电期末练习题.doc_第1页
第1页 / 共29页
数电期末练习题.doc_第2页
第2页 / 共29页
数电期末练习题.doc_第3页
第3页 / 共29页
点击查看更多>>
资源描述
第一章 数制与码制一、单项选择题:1. 十进制数32转换为二进制数为(C) A、1000 B、10000 C、100000 D、1000000 2. 二进制数11111100001转换为十六进制数为(D ) A、FE1H B、FC2H C、7D1H D、7E1H3. 十进制数36转换为8421BCD码为( C) A、00100100 B、00110100 C、00110110 D、11110110 4. 一位十六进制数可以用(C )位二进制数来表示。 A、 B、 C、 D、 165. 十进制数25用8421BCD码表示为( B ) 。 A、10 101 B、0010 0101 C、100101 D、101016十进制数35转换为8421BCD码为( B ) A、 00100100 B、 00110101 C、 00100011 D、 001101107三位二进制数码可以表示的状态是( D )。 A、 2 B、 4 C、 6 D、 8 8十进制数25转换为二进制数为( D )。 A、 110001 B、 10111 C、 10011 D、 11001 9BCD代码为(100011000100)表示的数为(594)10,则该BCD代码为( )。A、 8421BCD码 B、余3 BCD码 C、 5421BCD码 D、 2421BCD码 (C)10与二进制数00100011相应的十进制数是( B )。 A、 35 B、 19 C、 23 D、 6711. 是8421BCD码的是( B )。 A、1010 B、0101 C、1100 D、110112. 二进制数1101转换为十进制数为(D ) A、10 B、11 C、12 D、13 13. 比较数的大小,最大数为( C ) A、(1 B、(51)10 C、(34)16 =(52) 10 D、(43)814把10010110 二进制数转换成十进制数为(A ) A、150 B、96 C、82 D、159 15. 将十六进制数4FB转换为二进制数等于( C ) A、011101110101B B、011100111011B C、010011111011 D、10001000010116. 将数1101.11B转换为十六进制数为( A ) A、D.CH B 、15.3H C、12.EH D 21.3H10010)217. 将十进制数130转换为对应的八进制数:( ) A、202 B、 82 C、120 D、23018. 二进制整数最低位的权是(c ) A、0 B、2 C、 D、419. n位二进制整数,最高位的权是() A、 B、 C、 D、20. 下列四个数中最大的数是( ) A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)1021. 将代码(10000011)8421BCD转换成二进制数为(b)A、(01000011)2 B、(01010011)2 C、(10000011)2 D、(000100110001)222. 十进制数4用8421BCD码表示为:( ) A、100 B、 0100 C、 0011 D、 1123. 下列不同进位制中最大的是( ) A、(76)8 B、(1100101)2 C、(76)10 D、(76)1624. 用8421码表示的十进制数45,可以写成( ) A、 45 B、 101101BCD C、 01000101BCD D、 101101225. 下列属于8421BCD码的是() A、1011B、1111C、0111D、110026. 下列不属于8421BCD码的是( )A、0101B、1000C、0111D、110027. 下列四个数中最大的数是( )A、(AF)16 B、(001010000010)8421BCD C、(10100000)2 D、(198)1028. 8421BCD码01100010表示的十进制数为( )、15 B、98 C、62 D、42 29. 带符号位二进制数00011010(+26)的补码是( )A11100101 B 00011010 C 11100110 D 0110011030. 带符号数二进制数10011010(-26)的补码是( )A 00011010 B 11100101 C11100110 D 1110011131. 带符号数00101101(+45)的补码是( )A 00101101 B 11010010 C11010011 D 0101001132. 带符号数10101101(-45)的补码是( )A 00101101 B 11010010 C11010011 D 0101001133. 将十进制整数转换为二进制整数,采用的方法是( )A 乘2取整 B 除2取余 C 按权展开 D 除16取余34. 将十进制小数转换为二进制小数,采用的方法是( ) A 乘2取整 B 除2取余 C 按权展开 D 除16取余35. 将二进制数转换为十进制数,采用的方法是( )A 乘2取整 B 除2取余 C 按权展开,然后按十进制规则相加 D 除16取余二、多项选择1. 与十进制数(53.5)10等值的数或代码为( ) A、(0101 0011.0101)8421BCD B、(35.8)16 C、(110101.1)2 D、(65.4)82. 与八进制数(47.3)8等值的数为( )A、(100111.011)2 B、(27.6)16 C、(27.3 )16 D、(100111.11)23. 下列哪些属于8421BCD码() A、0000B、1111C、0111D、1100三、判断题:正确: “”,错误:“”。1. 八进制数(12)8比十进制数(12)10小。( )Y2. 用二进制码表示一个十进制数的代码称为BCD码( )Y3. 十进制数12用8421BCD码表示为1100。( )N4. 二进制数1+1之和等于10。( )Y5. 逻辑量1+1之和等于10。( )N6. 逻辑量1+1之和等于1。( )Y7. 二进制数(111010010)2转换成十六进制数是(1D2)16。()Y8. 二进制数(111010010)2转换成十六进制数是(E90)16。()N9. (256)10(10011)2( )N10. (00101111)2=(2F)16( )Y11. (47)10(101111)2( )Y第2章 逻辑代数基础一、单项选择1. A为逻辑变量,当n个A逻辑相加时,结果为(C)。 A、1 B、nA C、A D、02. 下列关于异或运算的式子中,不正确的是(B ) A、 B、 C、 D、3. 当 A=B=0时,能实现Y=1的逻辑运算为:( D ) A、Y=AB B、Y=A+B C、Y=AB D、4. 下列哪种逻辑表达简化结果是错误的: ( A ) A、 A+1=A B、 A+AB=A C、 A+A= A D、 AA = A5. 逻辑表达式A+A=( A )。 A、 A B、2A C、1 D、06. 逻辑表达式A+AB=( A )。 A、A B、AB C、A+B D、B7. 逻辑表达式(C )。 A、A B、AB C、A+B D、8. 逻辑表达式( B )。 A、A B、0 C、1 D、B9. 逻辑表达式A+1=( B )。 A、A B、1 C、0 D、B10. ( C )。 A、 B、 C、 D、11. ( A )。 A、A B、B C、 D、AB12. ( )。 A、 B、 C、 D、13. (C )。 A、 B、 C、 D、AB14. 当逻辑函数有n个变量时,共有( D )个变量取值组合? A、n B、2n C、n2 D、2n15. A+BC=( C)。 A、A+B B、A+C C、(A+B)(A+C) D、B+C16. 对于n个逻辑变量,有( D)个最小项。 A、 n B、 2n C、 n2 D、 2n17. 下列关于卡诺图化简法的说法中,正确的是(C )A、圈的面积越小,化简结果越简单 B、圈的数目越多,可消去的变量越多。C、最小项可以被多次使用。 D、最简结果总是唯一的18. 一个班级中五个班委委员,如果要开班委会,必须这五个班委委员全部同意才能召开,其逻辑关系属于(A) A、与逻辑B、或逻辑C、非逻辑D、与非逻辑19. 具有相邻性的8个最小项可以合并并消去(C )个因子。A、1 B、2 C、3 D、420. 指出下列各式中哪个是四变量A,B,C,D的最小项( C )A、ABC B、A+B+C+D C、ABCD D、A+B+D21. 与逻辑函数F=A相等的是( C ) A、 B、 C、 D、22. 逻辑函数的最小项标准形式为( A )。23. 已知逻辑函数Y=AB+AB+AB,则Y 的最简与或表达式为(B )。 A、A B、 C、 D、24. 逻辑函数中包含( B )最小项。 A、 4个 B、 5个 C、 6个 D、 7个25. 下列各式是4变量A、B、C、D的最小项的是 (A ) 。A、ABCD B、AB(C+D) C、 D、A+B+C+D26. 四个逻辑变量的取值组合共有(B ) 。 A、8 B、16 C、4 D、1527. 已知逻辑函数,是函数值为1的A,B取值组合是( a )。A、00,11 B、01,00 C、01,10 D、01,1128. 和逻辑式 相等的是( c )。 A、ABC B、1+BC C、A D、29. 逻辑函数F(A,B,C)=的最小项标准式为( d )。A、F(A,B,C)=m(0,2,4) B、F(A,B,C)=m(1,5,6,7)C、F(A,B,C)=m (0,2,3,4) D、F(A,B,C)=m(3,4,6,7)30. 以下表达式中符合逻辑运算法则的是( d )。 A、CC=C2 B、1+1=10 C、01 D、A+1=131. 逻辑函数( a ) 。 A、B B、A C、 D、 32. 在何种输入情况下,“与非”运算的结果是逻辑0。( d )A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是133. 与门的意义是(a ) A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出134. 或门的意义是(b ) A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出135. 与非门的意义是( c)A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出136. 或非门的意义是( d) A、有0为0,全1为1 B、有1为1,全0为0 C、有0出1,全1出0 D、有1出0,全0出137. 异或门的意义是(d ) A、有0为0,全1为1 B、有1为1,全0为0 C、相同为1,相异为0 D、相异为1,相同为038. 如图所示电路的逻辑功能相当于( a ) A、与非门 B、或非门 C、异或门 D、同或门39. 在( a )输入情况下,或非运算的结果为1 。A、全部输入为0 B、全部输入为1 C、任一输入为0 D、任一输入为1 40. 二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y=( )。A、 B、 C、 D、41. 门电路的输入信号A和B以及输出信号Z如图所示,则该门电路可实现( )逻辑功能。A、或 B、或非 C、异或 D、同或42. 个两输入端的门电路,当输入为1和0时,输出不是1的门是(c )。A、与非门 B、或门 C、或非门 D、异或门43. 一个四输入端与非门,使其输出为0的输入变量组合有(a )种。A、15 B、7 C、3 D、144. 逻辑函数的表示方法有多种,下面( )是唯一的。 A、逻辑函数式 B、卡诺图 C、逻辑图 D、文字说明45. ( a ) A、A B、 C、0 D、146. ( b ) A、A B、 C、0 D、147. ( d ) A、A B、 C、0 D、148. ( c ) A、A B、 C、0 D、149. 电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F 对开关A、B、C的逻辑函数表达式为( c )。 A、 B、 C、 D、50. 电路如图所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。F 对开关A、B、C的逻辑函数表达式为(d )。、 、 、 D、51. 在正逻辑条件下,如图所示逻辑电路为( ) 。 A、“与”门 B、“或”门 C、“非”门 D、“与非”门52. 最简与或式的标准是( c )A、表达式中乘积项最多,且每个乘积项的变量个数最多B、表达式中乘积项最少,且每个乘积项的变量个数最多C、表达式中乘积项最少,且每个乘积项的变量个数最少D、表达式中乘积项最多,且每个乘积项的变量个数最多53. 对4个输入变量的逻辑函数来说,共有最小项的个数是(d ) A、8 B、12 C、14 D、1654. 3个输入变量的卡诺图,共有小方格的个数是:(a )A、8 B、10 C、12 D、1655. 用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能( c )A、消去1个表现形式不同的变量,保留相同变量B、消去4个表现形式不同的变量,保留相同变量C、消去2个表现形式不同的变量,保留相同变量D、消去3个表现形式不同的变量,保留相同变量56. 函数F(A,B,C)=AB+BC+AC的最小项表达式为:(b )A、F(A,B,C)=m(0,2,4)B、F(A,B,C)=m(3,5,6,7)C、F(A,B,C)=m(0,2,3,4)D、F(A,B,C)=m(2,4,6,7)57. 若,则F的对偶函数式为(C )A、 B、 C、 D、(A+B)CD58. 和,两函数的关系为:(C )A、相同 B、对偶 C、反函数 D、无关系59. 两输入端的与非门,输入端分别接A、B,若A接高电平,则输出Y为( D)。A、1 B、0 C、B D、60. 函数的表达式还可以写成( C )。A、 B、A+B C、 D、61. 函数的表达式还可以写成( D )。A、 B、A+B C、 D、62. 函数的逻辑值为( B ) A、0 B、1 C、ABC D、63. 下列逻辑运算式,等式成立的是(D ) A、A+A=2A B、 C、A+A=1 D、A+1=164. 若已知某函数真值表如下,则该函数表达式为(B)A、 B、 C、 D、A B F0 0 00 101 001 1165. 在逻辑函数的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后( C )。A、乘积项个数越少 B、实现该功能的门电路少 C、乘积项含因子少 D、以上都不是66. 已知某电路的真值表如下表所示,该电路的逻辑表达式是(D )。A、Y=C B、Y=ABC C、Y= D、Y=AB+CA B CY0 0 000 0 110 1 000 1 111 0 001 0 111 1 011 1 1167. 函数与的关系为(A )。A 互为反函数 B. 互为对偶式 C. 相等 D. 以上都不正确68. 在数字电路中,逻辑变量的取值只有( B )个。A、1个 B、2个 C、3个 D、4个69. 标准或-与式是由(B )构成的逻辑表达式。A、与项相或 B、最小项相或 C、最大项相与 D、或项相与70. 逻辑函数 的最小项标准式为( A )A、 B、 C、 D、71. 逻辑函数F= 的最简式为( A )A、F= B、 F=C、F= DE D、 F=72. 相同出0,不同出1是(C)运算的逻辑功能A、与非 B、或非 C、同或D、异或73. 下列哪一项属于三变量的最小项(C)A、ABB、A+B+CC、ABCD、ABC74. 当决定某一事件的条件全部具备时,这一事件才会发生,这种逻辑关系称为(A )A、与B、或C、非D、与非75. 当决定某一事件的多个条件中,有一个或几个条件具备时,这一事件就会发生,这种逻辑关系称为(B )逻辑。A、与B、或C、非D、与非76. 下列各式是四变量A、B、C、D的最小项的为(D)A、 B、 C、 D、77. A,B中只要有一个为1,则F为l;仅当A,B均为0时,F才为0。该逻辑关系可用式子 ( D )表示。A、F=AB B、F=A-B C、F=AB D、F=A+B78. 下列真值表完成的逻辑函数为( C )。A、F=AB B、F=A-B C、 D、F=A+B79. 已知三变量A,B,C的函数其最小项之和的形式为m1+m5,使F输出为1的输入组合有(B)个。A、2 B、3 C、6 D、580. 一只四输入端与非门,使其输出为的输入变量取值组合有( D )种。 A、4 B、15 C、 7 D、1681. A10( B)A、A B、 C、 0 D、182. 当ABC的取值为101时,下列三变量函数的最小项中,仅有(C )=1。A、m1 B、m3 C、m5 D、m783. 已知AB=1,则必定AC=( D)A 、0 B、1 C、A D、C84. AB +D在四变量卡诺图中有( B )个小格是“1”。A.、13 B、1 0 C.、6 D、585. 将二极管与门和晶体管反相器连接起来可以构成( C )A、与门 B、 或门 C、与非门 D、 或非门二、多项选择1. 下列关于异或运算的式子中,正确的有( ) A、 B、 C、 D、2. 下列逻辑表达式正确的有( ) A、 A+1=A B、 A+AB=A C、A+A= A D、AA = A3. 下列逻辑代数运算规则成立的有( )。 A、A+0=A B、A+1=1 C、AA=A D、A+A=A4. 逻辑变量的取值1和0可以表示( ) 。A、开关的闭合、断开 B、电位的高、低 C、真与假 D、电流的有、无 5. 逻辑函数的表示方法中具有唯一性的有( )。A 、真值表 B、表达式 C、逻辑图 D、卡诺图6. 与相等的有( )A、 B、 C、 D、7. 求一个逻辑函数F的对偶式,可将F中的( ) 。A 、“”换成“+”,“+”换成“” B、原变量换成反变量,反变量换成原变量C、变量不变D、常数中“0”换成“1”,“1”换成“0”8. 在何种输入情况下,“或非”运算的结果是逻辑0。( )A、全部输入是0 B、全部输入是1 C、任一输入为0,其他输入为1 D、任一输入为19. 若逻辑函数则F和G相“与”的结果是( )。A、m2+m3 B、 1 C、 D、 10. 设两输入或非门的输入为x和y,输出为z ,当z为低电平时,有( )。 A、x和y同为高电平 B、x为高电平,y为低电平 C、x为低电平,y为高电平 D、x和y同为低电平11. 在何种输入情况下,“与非”运算的结果是逻辑1。( )A、全部输入是0 B、任一输入是0 C、仅一输入是0 D、全部输入是112. 一个两输入端的门电路,当输入为1和0时,输出为1的门是( )。A、与非门 B、或门 C、或非门 D、异或门13. 下列各式哪些是四变量A、B、C、D的最小项。( )A、 B、ABC C、ABCD D、14. 下列各式哪些是四变量A、B、C、D的最大项。( )A、 B、 C、A+B+C+D D、15. 下列各式哪些不是四变量A、B、C、D的最小项。( )A、 B、ABC C、AB(C+D) D、16. 列表达式为同一个函数的是( )A、 B、 C、 D、17. 下列表达式为同一个函数的是( )A、 B、 C、 D、18. 下列表达式中与相同的是( ) A、 B、 C、 D、19. 若A+B=A+C,则下列说法错误的是( )A、B一定等于C B、B一定不等于C C、A=0时,B一定等于C D、A=1时,B一定不等于C20. 关于最小项说法正确的有( )A、最小项是一个与式 B、在最小项中每个变量以原变量或反变量的形式出现C、每个变量在最小项中只出现一次D、最小项是一个或项21. 利用卡诺图化简时,应遵循的原则有()、要对函数所有的最小项画包围圈、包围圈的个数要最少、每个包围圈要尽可能大、最小项可以被重复使用,但每个方格群至少要有一个最小项与其它方格群不重复22. 利用卡诺图化简逻辑函数的步骤主要有()、作出逻辑函数的卡诺图、画圈合并最小项、将每个包围圈所得的乘积项相加,得最简与或表达式、将卡诺图中的方格全部写上23. 基本逻辑运算包括()A、与运算 B、或运算C、非运算 D、微分运算24. 最简与或表达式的最简指的是()A、表达式中乘积项的个数最少B、每个乘积项中因子(即变量)个数最少C、对应真值表中1最少D、表达式中没有反变量25. 下列关于最小项的说法中,正确的有( )A、最小项中的变量都以原变量或反变量的形式出现。 B、同一变量的原、反变量不能出现在一项中。 C、最小项中要包含所有的变量。 D、最小项中的变量不能以反变量的形式出现。26. 下列关于异或运算的式子中,正确的有( )A、AA=0 B.、=0C、A0=A D、A1=27. 下列关于最小项的说法中,正确的有( )A、最小项中的变量都以原变量或反变量的形式出现。 B、同一变量的原、反变量不能出现在一项中。 C、最小项中要包含所有的变量。 D、最小项中的变量不能以反变量的形式出现。三、判断题:正确: “”,错误:“”。1. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )2. 逻辑“1”大于逻辑“0”。()3. 真值表包含了全部可能的输入值组合及其对应输出值。( )4. 1001个“1”连续异或的结果是1。()5. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )6. 异或函数与同或函数在逻辑上互为反函数。( )。7. 已知A+B=A+C,则B=C。()8. n变量逻辑函数,其全部最小项有2n个。( )9. 具有相邻性的6个最小项之和可以合并成一项并消去3个因子。( )10. 卡诺图中相邻的两个小方格可以合并成一项并消去1个自变量因子。( )11. 一个逻辑函数化简的结果是唯一的。( )12. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。( )13. 若两个函数具有不同的真值表,则两个逻辑函数必然不相等。( )14. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( )15. 逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( )16. 逻辑函数已是最简与或表达式。( )17. 因为逻辑表达式成立,所以成立。( )18. 1000个“1”连续异或的结果是1。( )19. 若两函数相等,则其对偶式也相等。( )20. 真值表能反映逻辑函数最小项的所有取值。( )21. 对于任何一个确定的逻辑函数,其函数表达式和逻辑图的形式是唯一的。( )22. 因为A(A+B)=A,所以A+B=1。( )23. 一个确定的逻辑函数,其真值表是唯一的。( )24. 一个确定的逻辑函数,其逻辑图是唯一的。( )25. 一个确定的逻辑函数,其逻辑图的形式可以有多种。( )26. 卡诺图化简时,任意项就是指最大项()27. 化简时,任意项既可以看作1也可以看作0()28. 一个最小项只能被使用一次,不能重复使用。()29. 卡诺图化简时一个最小项可以被重复使用,但是每重复一次必须有新1出现。()30. 因为每个变量有两种取值可能,所以4变量的卡诺图有8个小方格。()31. 因为每个变量有两种取值可能,3变量的卡诺图有8个小方格( )。32. 利用卡诺图化简逻辑函数时,每个小方格只能被圈一次。()33. 用卡诺图化简时,要注意选择最少的圈数覆盖全部最小项。()34. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )35. 逻辑变量的取值,1比0大。( )。第3章 门电路一、单项选择题:1. 图示逻辑电路为( )。A、“与非”门 B、 “与”门 C、 “或”门 D、 “或非”门2. 在开关电路中,三极管工作在( ) A、 饱和区 B、 放大区 C、 截止区 D、 饱和区或截止区3. 示门电路的逻辑表达式为( )。 A、 B、 C、 D、 4. 集电极开路的与非门即OC门的用途是( )A、实现禁止控制 B、提高开关速度 C、提高抗干扰能力 D、实现线与5. 图示门电路的逻辑表达式为( )。 A、F=A+B B、F=AB C、 D、 6 图示门电路的逻辑表达式为( )。 A、 B、 C、AB D、AB7 图示逻辑电路的逻辑式为( )。A、 B、 C、 D、二、多项选择1. TTL与门多余的输入端的处理方法( )A、悬空 B、接高电平 C、并接到一个已经被使用的输入端上 D、接地2. 下列器件可以当做反相器使用的有( ) A、与非门 B、或非门 C、异或门 D、与门3. 下列表达式可以正确表示图示逻辑电路的有( )A、 B、 C、 D、4. 对于TTL与非门闲置输入端的处理,可以( )。A、接电源 B、通过电阻3k接电源 C、接地 D、与有用输入端并联5. 三态门的三个状态是()A、0 B、1 C、高阻态 D、低阻态 三、判断题:正确: “”,错误:“”。1. 利用三态门可以实现总线结构。()2. TTL与非门的多余输入端可以接固定高电平。3. 与非门可以用作反相器。 4. 三极管开关电路中,三极管工作在饱和和截止状态。5. 与非门不可以用作反相器。6. 或非门可以用作反相器。 7. 或非门不可以用作反相器。8. 几个集电极开路与非门的输出端直接并联可以实现线与功能。Y9. (256)10(10011)2( )10. 与非门的输入端加有低电平时,其输出端恒为高电平。11. 或非门的输入端加有高电平时,其输出端恒为高电平。12. CMOS或非门与TTL或非门的逻辑功能完全相同。( )13. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )14. 一般TTL门电路的输出端可以直接相连,实现线与。( )15. CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( )16. TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )17. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )18. 两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( )19. 当TTL与非门的输入端悬空时相当于输入为逻辑1。( )第4章 组合逻辑电路一、单项选择题:1. 4个输入端的译码器,其输出端最多为( C ) A、4 B、8 C、16 D、242. 下列器件不可以用来实现逻辑函数的是( )A、四选一数据选择器 B、八选一数据选择器 C、全加器 D、与非门3. 八选一数据选择器,其数据选择端(地址端)有( C )。 A、1 B、2 C、3 D、8 4. 欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。 A、5 B、6 C、8 D、435. 在下列逻辑电路中,不是组合逻辑电路的有(D )。 A、译码器 B、编码器 C、全加器 D、寄存器6一个8选一数据选择器的数据输入端有( D ) 个。 A、1 B、2 C、3 D、87既考虑低位进位,又考虑向高位进位,应选用( C )。A、 编码器 B、 半加器 C、 全加器 D、计数器8七段显示译码器,当译码器七个输出端状态为abcdefg=1111001时(高点平有效),译码器输入状态(8421BCD码)应为( B )。 A、0011; B、0110; C、0101; D、01009一个4选1数据选择器,其地址端(选择控制端)的个数应是( A )个。 A、2 B、1 C、4 D、8 10下列不属于组合电路的是(C ) A、编码器 B、译码器 C、计数器 D、加法器11. 下列器件属于组合电路的是(C ) A、计数器 B、寄存器 C、译码器 D、触发器12. 分析如图所示电路,其反映的逻辑关系是:( ) A、与非关系;B、异或关系;C、同或关系;D、或关系;13. 在函数F=AB+CD的真值表中,F=1的状态有多少个?( )。 A、2 B、4 C、6; D、7;14 如图所示电路,实现的逻辑功能为( ) A、异或 B、与逻辑 C、或逻辑 D、同或15. 若对40个字符进行二进制代码编码,则至少需要( )二进制。A、 40位 B、 4位 C、 6位 D、 10位16. 组合逻辑电路通常由( )组合而成。 A、门电路 B、触发器 C、计数器 D、寄存器17. 8线-3线优先编码器的输入为I0-I7 ,当优先级别最高的I7有效时,其输出的值是( )。A、111 B、010 C、000 D、10118. 比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是()。A、F=AB B、 C、 D、F=AB19. 设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是( )。(设A为高位)A、0111 B、1000 C、1010 D、010120. 若在编码器中有50个编码对象,则要求输出二进制代码位数为( ) 位。 A、5 B、6 C、10 D、5021. 一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。 A、1 B、2 C、4 D、1622. 四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y= ( A )。A、 B、 C、 D、23. 用四选一数据选择器实现函数Y=,应使 。A、D0=D2=0,D1=D3=1 B、D0=D2=1,D1=D3=0C、D0=D1=0,D2=D3=1 D、D0=D1=1,D2=D3=024. 74LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出=( a)。 、00010000 B、11101111 C、11110111 D、0000100025. 已知3线-8线译码器74LS138的输入三个使能端时,地址码A2A1A0=101,则对应的输出为0的是:( ) A、 B、 C、 D、 26. 已知3线-8线译码器74LS138的输入三个使能端时,地址码A2A1A0=111,则对应的输出为0的是:( ) A、 B、 C、 D、27. 已知3线-8线译码器74LS138的输入三个使能端时,地址码A2A1A0=011,则输出是( ) A、11111101 B、10111111 C、11110111 D、1111111129. 属于组合逻辑电路的是( )A、触发器 B、全加器 C、移位寄存器 D、计数器30. 如图所示电路的逻辑表达式为( )。 A、 B、 C、 D、31. 将化为最简与或式,结果是( )A、A B、BC C 、AC+A D、AB+A32. 化简的结果是( )A、 B、 AB C、AC D、 BC33. 四选一数据选择器,AB为地址信号,D0=1,D1=C ,D2=,D3=0,当AB=00时,输出F=()A、1 B、 C C、 D、 034. 四选一数据选择器,AB为地址信号,D0=1,D1=C ,D2=,D3=0,当AB=时,输出F=()A、1 B、 C C、 D、 035. 四选一数据选择器,AB为地址信号,D0=1,D1=C ,D2=,D3=0,当AB=0时,输出F=()A、1 B、 C C、 D、 036. 四选一数据选择器,AB为地址信号,D0=1,D1=C ,D2=,D3=0,当AB=0时,输出F=()A、1 B、 C C、 D、 037. 当R=“0”,S=“1”时,钟控RS触发器( )。A、 置“0” B、 置“1” C、保 持 原 状 态 D、状态不确定38. 101键盘的编码器输出( )位二进制代码。A.2 B.6 C.7 D.839. 同步时序电路和异步时序电路比较,其差异在于后者( )。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关40. 组合逻辑电路中,( )是3线-8线译码器。A 74HC138 B 74LS147 C74LS161 D 74LS16041. 如果以高电平表示逻辑1,以低电平表示逻辑0,这种表示方法为( ) A正逻辑 B 负逻辑 C 与逻辑 D或逻辑 42. 如果以高电平表示逻辑0,以低电平表示逻辑1,这种表示方法为( )A正逻辑 B 负逻辑 C 与逻辑 D或逻辑 43.二、多项选择1. TTL与门多余的输入端的处理方法( )A、悬空 B、接高电平 C、并接到一个已经被使用的输入端上 D、接地2. 下列器件可以用来实现逻辑函数的是( )A、四选一数据选择器 B、八选一数据选择器 C、全加器 D、与非门3. 下列属于组合电路的是( )A、编码器 B、译码器 C、计数器 D、加法器4. 下列器件不属于组合电路的是( ) A、计数器 B、寄存器 C、译码器 D、编码器5. 下列电路中不具有记忆功能的是( )。A、编码器 B、译码器 C、计数器 D、半加器6. 在下列逻辑电路中,属于组合逻辑电路的有( )。A、译码器 B、编码器 C、全加器 D、寄存器7. 关于组合电路说法正确的是()A、组合逻辑电路当前的输出仅仅取决于当前的输入B、计数器、寄存器都是组合逻辑电路的典型电路C、门电路是组合电路的基本组成单元D、组合逻辑电路不含有记忆单元8. 逻辑函数的表示方法有()A真值表 B 逻辑函数式 C 逻辑图 D 波形图 9. 集成芯片( )是显示译码器 A 74HC138 B 74HC147 C 7447 D 7448 三、判断题:正确: “”,错误:“”。1. 组合逻辑电路没有记忆功能。2. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。3. 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。4. 八选一数据选择器的地址输入(选择控制)端有8个。5. 要对16个输入信号进行编码,至少需要4位二进制码。6. 组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。7. 组合逻辑电路任何时刻的输出不仅与该时刻的输入状态有关,还与先前的输出状态有关。8. 全加器是实现两个1位二进制数相加并考虑低位进位的逻辑电路。9. 实现同一逻辑功能的逻辑电路可以不同。10. 用两片74138可扩展成4线-16线译码器。11. 用数据选择器可实现时序逻辑电路。12. 逻辑变量的取值,1比0大。( )。13. 编码与译码是互逆的过程。( )14. 二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。( )15. 液晶显示器的优点是功耗极小、工作电压低。( )16. 数据选择器和数据分配器的功能正好相反,互为逆过程。( )17. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )18. 组合电路不含有记忆功能的器件。( )19. 在优先编码器中,当几个输入信号同时出现时,电路同时对这几个信号进行编码。( )20. 普通编码器中,允许同时输入两个以上的编码信号,编码器对优先权最高的一个进行编码。( )21. 1位加法器中,如果不考虑来自低位的进位直接将两个1位二进制数相加,称为全加器。( )第5章 触发器一、单项选择1.对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( , )A、D=1 B、D=0 C、不确定 D、D=0或D=12. 当J=0,K=0时,钟控JK触发器的次态输出为 ( )。A、现态不变 B、1 C、现态取反 D、03. 基本RS触发器在触发脉冲消失后,输出状态将( )A、随之消失 B、发生翻转 C、恢复原态 D、保持现态4. 激励信号有约束条件的触发器是() A、RS触发器 B、D触发器 C、JK触发器 D、T触发器5. 为了使触发器克服空翻与振荡,应采用 ( )。A、CP高电平触发 B、CP低电平触发 C、CP低电位触发 D、CP边沿触发6. 对于J-K触发器,若J=K,则可完成( )触发器的逻辑功能。A、R-S; B、D; C、T; D、T7. 如果J=K=1,每次出现时钟脉冲时,JK触发器都要( )A、置1 B、置0 C、保持 D、翻转8. 欲使JK触发器按工作,可使JK触发器的输入端(; )。A、 B、 C、 D、9. 满足特征方程的触发器称为( )。A、D触发器 B、JK触发器 C、T触发器 D、T触发器10. 要使JK触发器在时钟脉冲作用下的次态与现态相反,JK的取值应为( )A、00 B、11 C、01 D、01或1011. 欲使JK触发器按工作,可使JK触发器的输入端( )。A、 B、 C、 D、12. 一个T触发器,在T=1时,加上时钟脉冲,则触发器( )。A、保持原态 B、置0 C、置1 D、翻转13. 同步RS触发器不允许输入的变量组合RS为( ) A、00 B、01 C、10 D、1114. 对于触发器,若CP脉冲到来时所加的激励信号,可以使触发器的状态( )A、由0变0 B、由变0 C、由变1 D、由1变015. 使同步RS触发器置0的条件是RS为( ) A、00 B、01 C、10 D、1116. 主从JK触发器是( ) A、在CP上升沿触发 B、在CP下降沿触发 C、在CP=1时触发 D、与CP无关17. 若JK触发器的原状态为0,欲在CP作用后仍为0状态,在激励JK应为( )A、J=0,K=0 B、J=1,K=1 C、J=0,K=X D、J=X,K=X (注:X表示0、1均可)18. T触发器的特征方程为( )A、 B、 C、 D、19. 将D触发器转换成T触发器,则应令( )A、 B、 C、 D、20. 对于D触发器,欲使,应使输入D=( ) 。 A、0 B、1 C、Q D、21. 对于JK触发器,若J=K,则可完成( )触发器的逻辑功能。A、RS B、D C、T D、T22.
展开阅读全文
相关资源
相关搜索

当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!