数字电子技术复习题 .doc

上传人:s****u 文档编号:12754710 上传时间:2020-05-22 格式:DOC 页数:13 大小:1.11MB
返回 下载 相关 举报
数字电子技术复习题 .doc_第1页
第1页 / 共13页
数字电子技术复习题 .doc_第2页
第2页 / 共13页
数字电子技术复习题 .doc_第3页
第3页 / 共13页
点击查看更多>>
资源描述
数字电子技术综合复习资料一、单项选择题1在下列各图中,同或逻辑Z对应的逻辑图是 。A. & Z B. 1 Z C. 1 Z D. =1 Z2. 逻辑表达式A(B+C)=AB+AC的对偶式是 。A. B. A+BC=(A+B)(A+C)C. AB+AC=A(B+C) D. 3如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。A 0 B.1 C.00110101 D.其它4. 三态门有一使能控制端,当使能端为无效电平时,正确的是 。A. 输出端为高阻态 B . 输出端为高电平 C. 输出端为低电平 D. 输出与输入间有正常的逻辑关系5用四选一数据选择器实现函数Y=,应使 。A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=06有一个与非门构成的基本触发器,欲使其输出状态保持原态不变,其输入信号应为 。. B. . . 7.若用JK触发器来实现状态方程为,则J、K端的驱动方程为 。A.J=AB,K= B.J=AB,K= C.J=,K=AB D.J=,K=AB8一个8421BCD码十进制计数器,设其初态Q3Q2Q1Q0=0011,输入的时钟脉冲频率 f=1kHz。试问在100ms时间后,计数器的状态为 。A0010; B0011; C0111 D.01109欲将容量为1K4的RAM扩展为4K4,则需要控制各片选端的辅助译码器的输出端数为 。A.1 B.2 C.4 D.810一个8位A/D转换器,若所转换的最大模拟电压为5V,当输入2V电压时,其输出的数字量为 。A00111001 B01100110C10011001 D0101001011一个7位二进制加法计数器,如果输入脉冲频率 f=256kHz,试求此计数器最高位触发器输出脉冲频率为_。A32kHz; B2kHz; C128 kHz D256kHz12用n个触发器构成计数器,可得到的最大计数长度(模值)为_。ui6215384uo4V5VA. n B. 2n C. D. 13由555定时器构成的施密特触发器如图所示,该电路的回差电压为 V。A5B4C2D5/314设F=AB+,则它的反函数是_。A. =(A+B)() B.=()(C+D)C. = D.以上都不正确 15能使逻辑函数均为1的输入变量组合是_。A. 1101,0001,0100,1000 B. 1100,1110,1010,1011 C. 1110,0110,0111, 1111 D.1111,1001,1010,0000二、单项选择题,请将正确答案的题号填入相应的横线上。1. F=A的值是 。A. B B. A C. D. B2. = 。A. B. C. D. ABC3设SS为四选一数据选择器的地址输入端,XX为数据输入端,Y为数据输出端,则Y= 。A. X+SX+SX+SSXB. X+ SX+SX+SSXC. SX+SX+X+SSX D. X+SX+SX+SSX4如果要采用奇校验方式传送一个七位二进制代码0011010,则其校验位为 。A 0 B1 C00110101 D其它5在图示的TTL门电路中,要求实现下列规定的逻辑功能时,其连接没有错误的是 。 6. =,=, 它们之间的关系是_。A. = B.= C.= D.7、逻辑函数F=A+BC(A+B),当ABC的取值为_时,F=1。+12VlRCRB+6VuiVO1kb=5050kA 000 B 011 C 101 D1118如图所示电路中硅三极管的输出电压为_V。A12 B6 C6.7 D0.3VCCRCRBAl&RCVCCRBC&DVCCRCRBl&VCCRClB&9如图所示电路均为TTL电路,假设电路参数合理,则可以正常工作的是_。10现在要用一个四位二进制加法器实现余三码到8421BCD码的转换,将A3A2A1A0端与余三码相连接,CI接“0”,则在B3 B2 B1 B0 端加上二进制数 便可。A1100 B1101 C0011 D101111. 下面逻辑式中,正确的是 。A. A(A+B)=B B. A(A+B)=AC. A(A+B)=AB D. A(A+B)=A+B12对于TTL与非门闲置输入端的处理,不可以 。A.接电源 B.通过电阻3k接电源 C.接地 D.与有用输入端并联13逻辑状态表如下所示,能实现该功能的逻辑部件是_。A 十进制译码器 B 二进制译码器 C 二进制编码器 D十进制编码器输入输出BAY0Y1Y2Y300100001010010001011000114一位码译码器的数据输入线与译码器输出线组合是 。. : . :. : .:15下列表达式对应的电路不存在竞争冒险的是 。A B C D三、填空题1。1、(62)10 (_)22、十进制数 13的反码为_。3、函数的最简与或式为_。4、三态门(TS门)的输出状态除了高电平或低电平两种状态外,还有第三状态是 。5、对25个信号进行编码,则转换成的二进制代码至少应有 _ 位。6、图示电路中,三极管工作在饱和状态,其CE间的输出电压约等于 v。7、时序电路中所有触发器的状态变化是在同一时钟脉冲控制下同时发生,这种时序电路称为 _ 。8、在组合逻辑电路中,若出现F=A,则有可能产生_型冒险。9、由555定时器构成的单稳态电路中,给定外围的定时元器件R1K,C0.1uF,则暂稳态的持续时间是_毫秒。10、8位A/D转换器,若所转换的最大模拟电压为5V,当输入2V电压时,其输出的数字量为 。11、 25=( )2 。 12、(43)10=( )8421 。13、最小项的相邻项有 个。14、逻辑函数F=A+ (AB),欲使F=1,则A、B取值为 。15、编码器有10个输入,则输出应有 位。16、欲将1kH的脉冲信号分频为100 H,应选用 进制计数器。17、若需要每输入240个脉冲分频器能输出一个脉冲,则由二进制加计数器构成的分频器至少需要 个触发器。 18、一个16 KB的RAM,具有 根地址线。19、由555定时器构成的施密特触发器如图所示,该电路的回差电压为 V。ui6215384uo4V5V.20、(22)10=( )2。21、(9)补码=( )。22、n个变量可以构成 个最小项。23、 若偶数个1相异或,其结果为 。24、D触发器的次态方程是Q= 。四、填空题21、十进制数(14)10的8421BCD编码为 。2、逻辑代数1+1+1= 。3、L=AC+BC,其与非与非表达式为 。4、三态门的三个状态分别是1、0、 。5、某二进制代码是11011,若加入一位偶校验码,则该校验位是 。6、对于JK触发器,若K=,则可完成 触发器的功能。7、给定周期为1ms 的脉冲信号,将其分频为50 Hz的信号,则应选用_进制计数器。8、不考虑溢出,欲将一个存放在移位寄存器中的二进制数除以8,需要 个移位脉冲。9、一个16 KB的RAM,具有 根地址线。10、555定时器可以构成多种脉冲电路,其中可以用于定时的电路是 。11、(43)10 =( )2。12、将逻辑函数F=m(0,2,3,4,6,7,10,11,14,15),化简为最简与或式结果为 。13、三态门的输出状态除了高电平或低电平两种状态外,还有第三状态是 。14、若用二进制代码对48个字符进行编码,则至少需要 位二进制。15、JK触发器的次态方程是Q= 。16、若奇数个1相同或,其结果为 。17、欲将32768H的脉冲信号分频为1024 H,应选用 进制计数器。18、一个16 KB的RAM,具有 根数据线。19、采用74138级联来构成一个4-16线译码器,则需要_片74138。20、在组合逻辑电路中,若出现F=A+,则有可能产生_型冒险。21、D触发器的次态方程是Q=_。22、不考虑溢出的情况,欲将一个存放在移位寄存器中的二进制数乘以16,需要个移位脉冲。23、有一个电路需要每输入240个脉冲分频器能输出一个脉冲,则由二进制加法计数器构成的分频器至少需要 个触发器。24、若要求DAC电路的分辨率达到千分之一,则至少应选用_位二进制代码输入的转换器。25、一片存储容量为32K8的只读存储器ROM,应该具有_根地址线。五、分析计算题1、一个逻辑函数F=m(2,6,7)。(1)写出其反函数F1的最小项标准表达式;(2)用代数法将F1化简为最简或与表达式。2、八路数据选择器构成的电路如图所示,为地址码,为数据输入,写出该电路所实现的函数F的最简逻辑表达式。 3、用卡诺图法化简逻辑函数并将最简式变换为与非与非的形式。D0D1D2D3S1S01Yl11lllll&14、分析图示逻辑电路。(写出逻辑函数Y;列出真值表;说明该电路的逻辑功能)5、分析电路的模为何值,并画出有效循环状态图。 6、分析图示电路的逻辑功能。ABFL1l&l17、如图所示由数据选择器构成的电路(1)写出电路输出Z的表达式;(2)求出Z的最简与或表达式。8、化简逻辑函数为最简与或式,将最简式变换为与非形式。9、试分析如图所示逻辑电路,分别写出L1和L2的最简与或式。六、逻辑电路设计题1、试用译码器74138和适当的门电路实现逻辑函数:Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74138译码器S1 S2 S3A2 A1 A0L=AB+BC+CA2、用译码器74LS138实现。Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138译码器S1 S2 S3A2 A1 A0 3、集成4位同步二进制加法计数器74LS161的功能表如下所示。试用74LS161设计一个模值为13的计数器。要求:(1)采用反馈清零法;(2)外加门电路要少;(3)写出简要设计步骤;(4)在给定的逻辑图的基础上完成连线和设计。D0 D1 D2 D3TLDCCRP 74LS161 CPQ0 Q1 Q2 Q34、有一火灾报警系统,设有烟感A、温感B和紫外光感C三种不同类型的火灾探测器。为了防止误报警,只有当其中两种或以上的探测器探测出火灾信号时,报警系统方发出报警信号。试用或非门实现产生报警信号的逻辑电路。七、分析计算题。1、如图所示为PLD实现的逻辑函数,请写出输出端的逻辑表达式。PLD电路图AllBllF12342、一个由3:8线译码器构成的逻辑电路如图所示,写出逻辑函数,的最简逻辑表达式。 3、4位同步二进制计数器74LS161的构成如下所示计数电路: 试分析计数器的模值,并画出其有效的状态循环图。1 0 0 11C PD0 D1 D2 D3TlLDCCRP 74LS161 CPQ0 Q1 Q2 Q3&1 4、化简逻辑函数,将最简式变换为与非的形式。5、74LS90构成如下所示计数电路,试分析计数器的模值,并画出其有效的状态循环图。6、卡诺图化简F(A,B,C,D)=m(3,5,7,8,9,10,11)+ d(0,1,2,13,14,15)7、试分析如图所示计数电路的模值,并写出其有效的状态循环码。CPlQ0 Q2 Q1 Q3CR&CP74161T1CP1D0 D2 D1 D3LD八、逻辑电路设计题。1、用8选1 MUX设计一个逻辑电路,实现逻辑函数F=(1,2,4,7)。2、请用4位同步二进制计数器74LS161采用置零法设计一个模值为9的计数器,并画出其有效的状态循环图。YD0D1D2D3D4D5D6D7ENS2 S1 S0MUX3、请分别用八选一数据选择器实现逻辑函数4、请用4位同步二进制计数器74LS161采用置零法设计一个模值为7的计数器,并画出其有效的状态循环图。C PD0 D1 D2 D3TLDCCRP 74LS161 CPQ0 Q1 Q2 Q3Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138译码器S1 S2 S3A2 A1 A05、试用所示3线8线译码器74LS138,实现:6、请设计一个多数表决电路。要求A、B、C三人中只要有两个或两个以上的人同意(采用“1”表示),则决议就能通过(采用“1”表示)。但C还有决定权,即只要C同意,即使其他人不同意也能通过。参考答案:一、单项选择题DBAAA DBBBBBDCBA二、单项选择题1、A 2、A 3、A 4、B 5、B6、A 7、B 8、C 9、C 10、B11、B 12、C 13、B 14、C 15、C三、填空题1。1、111110 2、10010 3、1 4、高阻 5、56、0.3V 7、同步时序逻辑电路 8、1 9、1.1 10、66H11、11001 12、01000011 13、4 14、10 15、416、10 17、8 18、14 19、2 20、10110 21、10111 22、2n 23、0 24、0 四、填空题21、00010100 2、1 3、 4、高阻 5、06、D 7、20 8、3 9 、14 10、单稳态触发器11、101011 12、 13、高阻 14、6 15、J+16、1 17、32 18、8 19、2 20、021、D 22、4 23、8 24、10 25、15 五、分析计算题1、(1)F=m(0,1,3,4,5) (2)答案略2、F=m(0,4,5)3、4、4选1 MUX5、M=7 1000100110101011110011011110Q3Q2Q1Q06、 本电路实现同或逻辑功能。 7、解:(1) Z = ABCD0 + ABCD1 + ABCD2 + ABCD3 +ABCD4 + ABCD5 +ABCD6 +ABCD7= ABC0 + ABCD + ABC1 + ABC1 +ABC1 + ABC1 +ABCD +ABC0= ABCD + ABC + ABC +ABC + ABC +ABCD = m(3,4,5,6,7,8,9,10,11,12)(2)采用卡诺图法化简,卡诺图如下,化简为最简与或表达式 Z= AB + AB +ACD +ACD 8、9、L1=ABC L2=AB+BC+CA六、逻辑电路设计题1、F=(3,5,6,7),2、F=m(0,3,5,6)Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138译码器S1 S2 S3A2 A1 A0C PD0 D1 D2 D3TLDCCRP 74LS161 CPQ0 Q1 Q2 Q3&113、4、ABCF00001111001100110101010100010111 F=(3,5,6,7)七、分析计算题1、2、 F1=(1,2,3,7) F2=(3,5,6,7)3、 M=81001 0000 0001 0010 0011 0100 0101 01104、5、M=6 0000 0001 0010 0011 0100 01016、7、M=9 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001八、逻辑电路设计题 1、D0D3D5D6=0 D1D2D4D7=1CPlQ0 Q2 Q1 Q3CR&CP74161T1CP1D0 D2 D1 D3LD2、3、 D0D3D5D6=0 D1D2D4D7=1用置零法将74161接成7进制计数器 CRC&C P1l1LDP 74161CPTD0 D1 D2 D3Q0 Q1 Q2 Q34、5、F1=(1,2,3,6) F2=(0,2,5,6,7)6、根据题意列出函数的真值表如表所示。ABCL00001111001100110101010101010111根据真值表可以写出逻辑表达式:
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 考试试卷


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!