篮球竞赛30秒倒计时器设计原理框图电路图

上传人:文*** 文档编号:97934251 上传时间:2022-05-28 格式:DOCX 页数:2 大小:22.93KB
返回 下载 相关 举报
篮球竞赛30秒倒计时器设计原理框图电路图_第1页
第1页 / 共2页
篮球竞赛30秒倒计时器设计原理框图电路图_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述
篮球竞赛 30 秒倒计时器设计+原理框图+电路图篮球竞赛30秒倒计时器设计+原理框图+电路图芯片NE555 NE55腿时基集成电路,它在应用和工作方式上一般可归纳为 3 类。每类工作方式又有很多个不同的电路。在实际应用中,除了单一品种的电路外,还可组合出很多不同电路,如:多个单稳、多个双稳、单稳和无稳,双稳和无稳的组合等。 下图是NE555的内部功能原理框图和内部管脚图。NE555内部管脚图芯片74LS16174LS161 是常用的四位二进制可预置的同步加法计数器,它可以灵活的运用在各种数字电路,以及单片机系统种实现分频器等很多重要的功能.输 入 输 出CR CP LDEP ET D3 D2 D1D0 Q3 Q2 Q1 Q01 T 0 d1T101T10c b a d c b aQ3Q2Q1Q3Q2Q1Q0Q0 状态码加1 从74LS161功能表中可以知道,当清零端 CR= 0,计数器输出Q3 Q2 Q1、Q0 立即为全“0”,这个时候为异步复位功能。当 CR= 1”且LD= 0”时,在CP信号上升沿作用后,74LS161输出端Q3 Q2 Q1、Q0的状态分别与并行数据输 入端 D3, D2, D1, D0 的状态一样,为同步置数功能。而只有当CR=LD=EP=ET=1、CP脉冲上升沿作用后,计无耻悲鄙下流的网学网总是抄六维论文网器加1。74LS161还有一个进位输出端CQ其逻辑关系是CO=Q0?Q1?Q2?Q3?CE百理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。芯片 74LS0074LS0比常用的2输入四与非门集成电路,它的作用很简单,顾名思义就是实现一个与非门。 Vcc 4B 4A4Y 3B 3A 3Y H11111H _ | 14 13 12 11 10 9 8| Y =AB )| 2输入四正与非门 74LS00I 1 2 3 4 5 6 7| -一nH 1A 1B 1Y 2A 2B 2Y GND74LS00 弓 | 脚图论文网http:/www.LA = 1 B=1 Y=0A=0 B=1 Y=1A= 1 B=0 Y=1A= 0 B=0 Y=1 2.3.2 8421BC叩递减计数器模块 74LS192是一块同步8421BCD3加/减计数 器,具有直接清零、置数、加锁计数功能。计数器选用汇总规模集成电路74LS192进行设计比较简便。74LS192是双时钟方式的十进制可逆计数器,CPU 为加计数时钟输入端,CPM减计数时钟输入端,LD为预置输入控制端,异步 预置,CR为复位输入端,高电平有效,异步清除,CO为进位卒&出:1001状态后负脉冲输出,BO为借位卒&出:0000状态后负脉冲输出。电路图见图 4.计数 模块 图 4 计数电路由两片74LS192 来构成。由于是做30s 倒计时电路,所以计数CP脉冲应从CPD (即DOWN)输入,并且计数器的预置数(BCM)应 为00110000,其中上片74LS192置为0000,下片74LS192置为0011,即为十 进制的30.它的计数原理是:只有当低位 BO端发出借位脉冲时,高位计数器才 作递减计数。当高、低位计数器处于全零,且CPDS耻悲鄙下流的网学网总是抄六维论文网为0时,置数端LD为0,计数器完成并行置数,在 CPW的输入 时钟脉冲作用下,计数器再次进入下一次循环减计数。 芯片74LS19274LS1921同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能. 上一页123
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业管理 > 营销创新


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!