实验三时序逻辑电路(二)

上传人:小** 文档编号:43133854 上传时间:2021-11-30 格式:DOC 页数:22 大小:635.50KB
返回 下载 相关 举报
实验三时序逻辑电路(二)_第1页
第1页 / 共22页
实验三时序逻辑电路(二)_第2页
第2页 / 共22页
实验三时序逻辑电路(二)_第3页
第3页 / 共22页
点击查看更多>>
资源描述
实验三时序逻辑电路(二)一、实验目的1熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。二、实验原理1、集成计数器74LS161器UccRCOQo Qi Q2 Q3 ET LDCLR CP Do Di D2 D3 EP GND(a)引脚排列图(b)逻辑符号二、实验原理74LS16174LS161功能表iff置数使盥时钟预置城输入输出工嗨CLRLDET EPCP2 2 q A& 2t 2i QaDXX XXX X X X0 0 0 010X X+心4 4石心心心110 xXX X X X保持11X 0XX X X X保S111 1fX X X X卄数躺计数二、实验原理二、实验原理二、实验原理(1)反馈清零法Q3 Q2 Qi Qo 0000 0001 0010 0011中1100ni1(, 过渡状态1101 I 0100I01010110I0111I&Q3Q2 Qi Qo1EPRCO1ET74LS161计数脉冲CPCLRLDD3 D2 Di Doo1Y1100 1011 1010 1001V:利用74I:Si61构成任意进制计数器 例如:用74LS161构成十二进制加法计数器(2)反馈置数法Q3 Q2 Qi Qo0000*- 0001 0010 0011I / 1111 /t /1110 /I /1101 /f /0100I0101I0110I0111I100011计数脉冲0 0 11100 1011 1010 1001 三、基础性实验任务及要求1测试74LS161的逻辑功能按照74LS161的功能表312,逐项测试清零、置数、 保持和计数功能。分析并记录实验结果三、基础性实验任务及要求2、用74LS161、CD4511和七段数码管组成一个09的 数码显示电路。(1)反馈清零法U2U12、用74LS16K CD4511和七段数码管组成一个09的 数码显示电路。(2)反馈置数法U28 7274LS181U興p T KA1 0 12 3 NNLO1R D D DD E E c L M70 1230o Q QQ C-RCTECT13pr1228147BI _ LE/STB4511三、基础性实验任务及要求2、用74LS16K CD4511和七段数码管组成一个09的 数码显示电路。(2)反馈置数法U27102p T KA1 0 12 3 NNLO1R D D DD E E c L M70 1230o Q QQ C-R13pr1228147BI _ LE/STB451施U2(CLK) TB74LSOO VTECT74LS181U興3、在CP端接入1kHz脉冲信号,用示波器分别测量CP、Qa波形;Qa、Qb波形;Qb、Qc波形;Qc、Qd波三、基础性实验任务及要求并对应画下来,比较它们的时序关系。形,五、实验报告要求见实验教材P7 (基础实验报告)
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!