芯片封装测试流程详解

上传人:嘀****l 文档编号:253044751 上传时间:2024-11-28 格式:PPT 页数:44 大小:18.43MB
返回 下载 相关 举报
芯片封装测试流程详解_第1页
第1页 / 共44页
芯片封装测试流程详解_第2页
第2页 / 共44页
芯片封装测试流程详解_第3页
第3页 / 共44页
点击查看更多>>
资源描述
Click to edit Master title style,Click to edit Master text styles,Second level,Third level,Fourth level,Fifth level,*,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,Company Logo,*,Logo,Introduction of IC Assembly ProcessIC,封装工艺简介,艾,IC Process Flow,Customer,客 户,IC Design,IC,设计,Wafer Fab,晶圆制造,Wafer Probe,晶圆测试,Assembly&Test,IC,封装测试,SMT,IC,组装,Company Logo,IC Package,(,IC,的封装形式),Package-,封装体:,指芯片(,Die,)和不同类型的框架(,L/F,)和塑封料(,EMC,)形成的不同外形的封装体。,IC Package,种类很多,可以按以下标准分类:,按封装材料划分为:,金属封装、陶瓷封装、塑料封装,按照和,PCB,板连接方式分为:,PTH,封装和,SMT,封装,按照封装外型可分为:,SOT,、,SOIC,、,TSSOP,、,QFN,、,QFP,、,BGA,、,CSP,等;,Company Logo,IC Package,(,IC,的封装形式),按封装材料划分为:,金属封装,陶瓷封装,塑料封装,金属封装主要用于军工或航天技术,无商业化产品;,陶瓷封装优于金属封装,也用于军事产品,占少量商业化市场;,塑料封装用于消费电子,因为其成本低,工艺简单,可靠性高而占有绝大部分的市场份额;,Company Logo,IC Package,(,IC,的封装形式),按与,PCB,板的连接方式划分为:,PTH,SMT,PTH-Pin Through Hole,通孔式;,SMT-Surface Mount Technology,,表面贴装式。,目前市面上大部分,IC,均采为,SMT,式的,SMT,Company Logo,IC Package,(,IC,的封装形式),按封装外型可分为:,SOT,、,QFN,、,SOIC,、,TSSOP,、,QFP,、,BGA,、,CSP,等;,决定封装形式的两个关键因素,:,封装效率。芯片面积,/,封装面积,尽量接近,1:1,;,引脚数。引脚数越多,越高级,但是工艺难度也相应增加;,其中,,CSP,由于采用了,Flip Chip,技术和裸片封装,达到了 芯片面积,/,封装面积,=1:1,,为目前最高级的技术;,封装形式和工艺逐步高级和复杂,Company Logo,IC Package,(,IC,的封装形式),QFNQuad Flat No-lead Package,四方无引脚扁平封装,SOICSmall Outline IC,小外形,IC,封装,TSSOPThin Small Shrink Outline Package,薄小外形封装,QFPQuad Flat Package,四方引脚扁平式封装,BGABall Grid Array Package,球栅阵列式封装,CSPChip Scale Package,芯片尺寸级封装,Company Logo,IC Package,Structure,(,IC,结构图),TOP VIEW,SIDE VIEW,Lead Frame,引线框架,Gold Wire,金 线,Die Pad,芯片焊盘,Epoxy,银浆,Mold Compound,环氧树脂,Company Logo,Raw Material in Assembly(,封装原材料,),【Wafer】,晶圆,Company Logo,Raw Material in Assembly(,封装原材料,),【Lead Frame】,引线框架,提供电路连接和,Die,的固定作用;,主要材料为铜,会在上面进行镀银、,NiPdAu,等材料;,L/F,的制程有,Etch,和,Stamp,两种;,易氧化,存放于氮气柜中,湿度小 于,40%RH;,除了,BGA,和,CSP,外,其他,Package,都会采用,Lead Frame,,,BGA,采用的是,Substrate,;,Company Logo,Raw Material in Assembly(,封装原材料,),【Gold Wire】,焊接金线,实现芯片和外部引线框架的电性和物 理连接;,金线采用的是,99.99%,的高纯度金;,同时,出于成本考虑,目前有采用铜 线和铝线工艺的。优点是成本降低,同时工艺难度加大,良率降低;,线径决定可传导的电流;,0.8mil,,,1.0mil,,,1.3mils,,,1.5mils,和,2.0mils,;,Company Logo,Raw Material in Assembly(,封装原材料,),【Mold Compound】,塑封料,/,环氧树脂,主要成分为:环氧树脂及各种添加剂(固化剂,改性剂,脱 模剂,染色剂,阻燃剂等);,主要功能为:在熔融状态下将,Die,和,Lead Frame,包裹起来,提供物理和电气保护,防止外界干扰;,存放条件:零下,5,保存,常温下需回温,24,小时;,Company Logo,Raw Material in Assembly(,封装原材料,),成分为环氧树脂填充金属粉末(,Ag,);,有三个作用:将,Die,固定在,Die Pad,上;散热作用,导电作用;,-50,以下存放,使用之前回温,24,小时,;,【Epoxy】,银浆,Company Logo,Typical Assembly Process Flow,FOL/,前段,EOL/,中段,Plating/,电镀,EOL/,后段,Final Test/,测试,Company Logo,FOL Front of Line,前段工艺,Back,Grinding,磨片,Wafer,Wafer Mount,晶圆安装,Wafer Saw,晶圆切割,Wafer Wash,晶圆清洗,Die Attach,芯片粘接,Epoxy Cure,银浆固化,Wire Bond,引线焊接,2nd Optical,第二道光检,3rd Optical,第三道光检,EOL,Company Logo,FOL Back Grinding,背面减薄,Taping,粘胶带,Back,Grinding,磨片,De-Taping,去胶带,将从晶圆厂出来的,Wafer,进行背面研磨,来减薄晶圆达到 封装需要的厚度(,8mils10mils,);,磨片时,需要在正面(,Active Area,)贴胶带保护电路区域 同时研磨背面。研磨之后,去除胶带,测量厚度;,Company Logo,FOL Wafer Saw,晶圆切割,Wafer Mount,晶圆安装,Wafer Saw,晶圆切割,Wafer Wash,清洗,将晶圆粘贴在蓝膜(,Mylar,)上,使得即使被切割开后,不会散落;,通过,Saw Blade,将整片,Wafer,切割成一个个独立的,Dice,,方便后面的,Die Attach,等工序;,Wafer Wash,主要清洗,Saw,时候产生的各种粉尘,清洁,Wafer,;,Company Logo,FOL Wafer Saw,晶圆切割,Wafer Saw Machine,Saw Blade(,切割刀片,),:,Life Time,:,9001500M,;,Spindlier Speed,:,3050K rpm,:,Feed Speed,:,3050/s;,Company Logo,FOL 2nd Optical Inspection,二光检查,主要是针对,Wafer Saw,之后在显微镜下进行,Wafer,的外观检查,是否有出现废品,。,Chipping Die,崩 边,Company Logo,FOL Die Attach,芯片粘接,Write Epoxy,点银浆,Die Attach,芯片粘接,Epoxy Cure,银浆固化,Epoxy Storage,:零下,50,度存放;,Epoxy Aging,:使用之前回温,除去气泡;,Epoxy Writing,:点银浆于,L/F,的,Pad,上,,Pattern,可选,;,Company Logo,FOL Die Attach,芯片粘接,芯片拾取过程:,1,、,Ejector Pin,从,wafer,下方的,Mylar,顶起芯片,使之便于 脱离蓝膜;,2,、,Collect/Pick up head,从上方吸起芯片,完成从,Wafer,到,L/F,的运输过程;,3,、,Collect,以一定的力将芯片,Bond,在点有银浆的,L/F,的,Pad,上,具体位置可控;,4,、,Bond Head Resolution,:,X-0.2um,;,Y-0.5um,;,Z-1.25um,;,5,、,Bond Head Speed,:,1.3m/s,;,Company Logo,FOL Die Attach,芯片粘接,Epoxy Write,:,Coverage 75%;,Die Attach,:,Placement99.95%,的高纯 度的锡(,Tin,),为目前普遍采用的技术,符合,Rohs,的要求;,Tin-Lead,:铅锡合金。,Tin,占,85%,,,Lead,占,15%,,由于不符合,Rohs,,目前基本被淘汰;,Company Logo,EOL Post Annealing Bake,(电镀退火),目的:让无铅电镀后的产品在高温下烘烤一段时间,目的在于 消除电镀层潜在的晶须生长(,Whisker Growth,)的问题,;,条件:,150+/-5C;2Hrs,;,晶须,晶须,又叫,Whisker,,是指锡在长时间的潮湿环境和温度变化环境下生长出的一种须状晶体,可能导致产品引脚的短路,。,Company Logo,EOL Trim&Form,(切筋成型),Trim,:将一条片的,Lead Frame,切割成单独的,Unit,(,IC,)的过程;,Form,:对,Trim,后的,IC,产品进行引脚成型,达到工艺需要求的形状,并放置进,Tube,或者,Tray,盘中;,Company Logo,EOL Trim&Form,(切筋成型),Cutting Tool&,Forming Punch,Cutting Die,Stripper Pad,Forming Die,1,2,3,4,Company Logo,EOL Final Visual Inspection,(第四道光检),Final Visual Inspection-FVI,在低倍放大镜下,对产品外观进行检查。主要针对,EOL,工艺可能产生的废品:例如,Molding,缺陷,电镀缺陷和,Trim/Form,缺陷等;,Company Logo,The End,Thank You,!,Introduction of IC Assembly Process,Company Logo,谢谢观看,/,欢迎下载,BY FAITH I MEAN A VISION OF GOOD ONE CHERISHES AND THE ENTHUSIASM THAT PUSHES ONE TO SEEK ITS FULFILLMENT REGARDLESS OF OBSTACLES.BY FAITH I BY FAITH,内容总结,Introduction of IC Assembly ProcessIC封装工艺简介。金属封装、陶瓷封装、塑料封装。SOT、SOIC、TSSOP、QFN、QFP、BGA、CSP等。陶瓷封装优于金属封装,也用于军事产品,占少量商业化市场。芯片面积/封装面积,尽量接近1:1。引脚数越多,越高级,但是工艺难度也相应增加。除了BGA和CSP外,其他Package都会采用Lead Frame,BGA采用的是Substrate。
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > PPT模板库


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!