单片机各个IO口介绍

上传人:pia****nwu 文档编号:253042438 上传时间:2024-11-28 格式:PPT 页数:22 大小:265KB
返回 下载 相关 举报
单片机各个IO口介绍_第1页
第1页 / 共22页
单片机各个IO口介绍_第2页
第2页 / 共22页
单片机各个IO口介绍_第3页
第3页 / 共22页
点击查看更多>>
资源描述
,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,单片机I/O口的使用,对单片机的控制,其实就是对I/O口的控制,无论单片机对外界进行何种控制,或接受外部的何种控制,都是通过I/O口进行的。51单片机总共有P0、P1、P2、P3四个8位双向输入输出端口,每个端口都有锁存器、输出驱动器和输入缓冲器。4个I/O端口都能作输入输出口用,其中P0和P2通常用于对外部存储器的访问。,4.1 MCS-51,单片机的并行端口结构与操作,51,系列单片机有,4,个,I/O,端口,每个端口都是,8,位准双向口,,共占,32,根引脚。每个端口都包括一个锁存器,(,即专用寄存器,P0,P3,),、一个输出驱动器和输入缓冲器。通常把,4,个端口笼统地表示为,P0,P3,。,在无片外扩展存储器的系统中,这,4,个端口的每一位都可以作为准双向通用,I/O,端口使用。在具有片外扩展存储器的系统中,,P2,口,作为,高,8,位地址线,,,P0,口分时,作为,低,8,位地址线,和,双向数据总线,。,51,单片机,4,个,I/O,端口线路设计的非常巧妙,学习,I/O,端口逻辑电路,不但有利于正确合理地使用端口,而且会给设计单片机外围逻辑电路有所启发。,下面简单介绍一下输入,/,输出端口结构。,4.1.1 P0,口和,P2,的结构,下图为,P0,口的某位,P0.n,(n=0,7),结构图,它由一个,输出锁存器、两个三态输入缓冲器和输出驱动电路,及控制电路组成。从图中可以看出,,P0,口既可以作,为,I/O,用,也可以作为地址,/,数据线用。,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,一、,P0,口的结构,1,、,P0,口作为,普通,I/O,口,输出时,CPU,发出控制电平“,0,”,封锁“与”门,将输出上拉场效,应管,T,1,截止,同时使多路开关,MUX,把锁存器,与输出,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,驱动场效应管,T,2,栅极接通。故内部总线与,P0,口同相。由于输出驱动级是漏极开路电路,若驱动,NMOS,或其,它拉流负载时,需要,外接上拉电阻,。,P0,的输出级可驱动,8,个,LSTTL,负载。,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,输入时,-,分,读引脚,或,读锁存器,读引脚:,由传送指令,(,MOV,),实现;,下,面一个缓冲器用于读端口,引脚,数据,当执行一条由端口输入的指令时,读脉冲把该三态缓冲器打开,这样端口引脚上的数据经过缓冲器读入到内部总线。,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,输入时,-,分,读引脚,或,读锁存器,读锁存器:,有些指令,如:,ANL P0,,,A,称为“,读,-,改,-,写,”,指令,需要读锁存器。,上,面,一个缓冲器用于读端口,锁存器,数据。,*原因:,如果此时该端口的负载恰是一个晶体管,基极,,且原端口输出值为,1,,那么导通了的,PN,结会把端口引脚高电平拉低;若此时直接读端口引脚信号,将会把原输出的“,1”,电平误读为“,0”,电平。现采用读输出锁存器代替读引脚,图中,上面的三态缓冲器就为读锁存器,Q,端信号而设,读输出锁存器可避免上述可能发生的错误。,*,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,P0,口必须接上拉电阻;,在读信号之前数据之前,先要向相应的锁存器做写,1,操作的,I/O,口称为准双向口;,三态输入缓冲器的作用:,(,ANL P0,,,A,),D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,准,双向口:,从图中可以看出,在读入端口数据时,由于输出驱动,FET,并接在引脚上,如果,T2,导通,就会将输入的高电平拉成低电平,产生误读。所以在端口进行输入操作前,应先向端口锁存器,写“,1”,,,使,T2,截止,,引脚处于悬浮状态,,变为高阻抗输入。这就是所谓的,准,双向口。,2,、,P0,作为,地址,/,数据总线,在系统扩展时,,P0,端口作为,地址,/,数据总线,使用时,分为:,P0,引脚,输出地址,/,数据,信息。,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,CPU,发出控制电平“,1,”,,打开“与”门,又使多路开关,MUX,把,CPU,的,地址,/,数据总线,与,T2,栅极反相接通,输出地址或数据。由图上可以看出,上下两个,FET,处于反相,构成了推拉式的输出电路,其负载能力大大增强。,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,2,、,P0,作为,地址,/,数据总线,P0,引脚,输出地址,/,输入数据,输入信号是从引脚通过输入缓冲器进入,内部总线,。,此时,,CPU,自动使,MUX,向下,并向,P0,口写“,1”,,,“读引脚”,控制信号有效,下面的缓冲器打开,外部数据读入内部总线。,2,、,P0,作为,地址,/,数据总线,-,真正的双向口,D Q,CLK Q,MUX,P0.n,读,锁存器,内部总线,写,锁存器,读,引脚,地址,/,数据,控制,V,CC,T1,T2,P0,口引脚,二、,P2,的内部结构,1.P2,口作为,普通,I/O,口,D Q,CLK Q,MUX,P2.n,读锁存器,内部总线,写锁存器,读引脚,地址,控制,V,CC,R,T,P2,口引脚,CPU,发出控制电平“,0”,,使多路开关,MUX,倒向锁存器,输出,Q,端,构成一个准双向口。其功能与,P1,相同。,2.P2,口作为,地址总线,在系统扩展片外,程序存储器,扩展数据存储器且容量超过,256B,(,用,MOVX DPTR,指令,),时,,CPU,发出控制电平“,1,”,,使多路开关,MUX,倒,内部地址线,。此时,,P2,输出高,8,位地址。,D Q,CLK Q,MUX,P2.n,读锁存器,内部总线,写锁存器,读引脚,地址,控制,V,CC,R,T,P2,口引脚,4.1.2 P1,口、,P3,口的内部结构,P1,口的一位的结构,它由一个,输出锁存器,、,两个三态输入缓冲器,和,输出驱动电路,组成,-,准双向口。,D Q,CLK Q,P1.n,读,锁存器,内部总线,写,锁存器,读,引脚,V,CC,R,T,P1,口引脚,P3,的内部结构,D Q,CLK Q,P3.n,读,锁存器,内部总线,写锁存器,读,引脚,V,CC,R,T,P3,口引脚,第二,输入功能,第二,输出功能,一、作为通用,I/O,口与,P1,口类似,-,准双向口,(W=1),W,P3,的内部结构,D Q,CLK Q,P3.n,读,锁存器,内部总线,写锁存器,读,引脚,V,CC,R,T,P3,口引脚,第二,输入功能,第二,输出功能,二、,P3,第二功能,(,Q=1,),此时引脚部分输入,(,Q=1,、,W=1),部分输出,(,Q=1,、,W,输出,),。,W,P3,第二功能各引脚功能定义:,P3.0,:,RXD,串行,口输入,P3.1,:,TXD,串行,口输出,P3.2,:,INT0,外部中断,0,输入,P3.3,:,INT1,外部中断,1,输入,P3.4,:,T0,定时器,0,外部输入,P3.5,:,T1,定时器,1,外部输入,P3.6,:,WR,外部写,控制,P3.7,:,RD,外部读,控制,综上所述:当P0作为I/O口使用时,特别是作为输出时,输出级属于开漏电路,必须外接上拉电阻才会有高电平输出;如果作为输入,必须先向相应的锁存器写“1”,才不会影响输入电平。,当CPU内部控制信号为“1”时,P0口作为地址/数据总线使用,这时,P0口就无法再作为I/O口使用了。,P1,、,P2,和,P3,口为准双向口,在内部差别不大,但使用功能有所不同。,P1,口是用户专用,8,位准双向,I/O,口,具有通用输入,/,输出功能,每一位都能独立地设定为输入或输出。当有输出方式变为输入方式时,该位的锁存器必须写入“,1”,然后才能进入输入操作。,P2,口是,8,位准双向,I/O,口。外接,I/O,设备时,可作为扩展系统的地址总线,输出高,8,位地址,与,P0,口一起组成,16,位地址总线。对于,8031,而言,P2,口一般只作为地址总线使用,而不作为,I/O,线直接与外部设备相连。,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!