资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,设计输入图形输入,包括状态图输入、原理图输入和波形图输入,状态图输入,就是根据电路的控制电路条件和不同的转换方式,用绘图的方法,在,EDA,工具的状态图编辑器上绘出状态图,然后在,EDA,编译器和综合器将此状态变化流程图形编译综合成电路网表,设计输入图形输入,波形图输入,方法则是将待设计的电路看成一个黑盒子,只需告诉,EDA,工具黑盒子电路的输入和输出时序波形图,,EDA,工具即能据此完成黑盒子电路的设计,设计输入图形输入,原理图输入,:,在,EDA,软件的图形编辑界面上绘制 能完成特定功能的电路原理图,原理图由逻辑器件(符号)和连接线构成,图中的逻辑器件可以是,EDA,软件库中预制的功能模块,如与门、非门、触发器以及各种含,74,系列器件功能的宏功能块,甚至还有一些类似于,IP,的功能块,设计输入图形输入,原理图输入,其特点,是适合描述连接关系和接口关系,而描述逻辑功能则很繁琐。,为提高这种输入方式的效率,应采用自顶向下逻辑分块,把大规模的电路划分成若干小块的方法。,原理图输入方式效率较低,但容易实现仿真,便于对信号的观察以及对电路的调整。,设计输入图形输入,原理图输入优点:,设计者进行电子线路设计不需要增加新的相关知识,方法与用,PROTEL,作图相似,设计过程形象直观,适用于初学或教学演示,对于较小的电路模型,其结构与实际电路十分接近,设计者易于把握电路全局,由于设计方法接近于底层电路布局,因此易于控制逻辑资源的耗用,节省面积,设计输入图形输入,原理图输入缺点:,图形文件兼容性差,难以交换和管理,难以适用于设计规模较大的电路,性能优秀的电路模块的移植和再利用十分困难,难以实现用户所希望的面积、速度以及不同风格的综合优化,无法实现真实意义上的自顶向下的设计方案,设计输入,HDL,文本输入,硬件描述语言采用文本方式描述设计,其逻辑描述能力强,但不适合描述接口和连接关系。,如、,Verilog,-HDL,、,AHDL,和,VHDL,等,它们支持,布尔方程、,真值表、状态机等逻辑描述方式,适合描述计数器、译码器、比较器和状态机等的逻辑功能,在描述复杂设计时,非常简洁,具有很强的逻辑描述和仿真功能;,硬件描述语言输入必须依赖综合器,只有好的综合器才能把语言综合成优化的电路。,对于大量规范的、易于语言描述、易于综合、速率较低的电路,可以采用这种输入方式。,
展开阅读全文