资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,*,1,习题 CH5 存储器,存储器,下图为,8086CPU,和两片存储器的电路连接图,:,2,习题 CH5 存储器,请回答以下问题:,将,CPU,的,相关信号,与存储器相连,并说明每个存储器的容量。,要求,1#,存储器和,2#,存储器的起始地址分别为,4000H,和,6000H,,试在图中完成地址译码器的连接(不考虑高,4,位地址译码和奇偶字节库)。,编写,程序片段,,将,1#,存储器中的内容以,相反的顺序拷贝,到,2#,存储器中(即,1#,存储器的第一个字节复制到,2#,存储器的最后一个字节位置,第二个字节复制到,2#,存储器的倒数第二个字节位置)。,3,习题 CH5 存储器,解答:,每片存储器的容量均为,8K,8,连接如图所示,4,习题 CH5 存储器,程序片段,MOV AX,0,MOV DS,AX,MOV CX,2000H,MOV SI,4000H,MOV DI,7FFFH,L1:MOV AL,SI,MOV DI,AL,INC SI,DEC DI,LOOP L1,5,习题 CH5 存储器,内存按存储器性质分类通常分为,和,。,若用,2K,8,的,RAM,芯片组成,12KB,的内存总容量,则共需,个这样的芯片。,若,256KB,的,RAM,具有,8,条数据线,则它具有,条地址线。,RAM,ROM,6,18,6,习题 CH5 存储器,若,256K,位(,bit,)的,SRAM,芯片具有,8,条数据线,则它具有的地址线条数为,。,已知某微机系统的存储器由三个芯片组组成,每个芯片组容量为,4K,字节,总容量为,12K,字节。试问:为满足其编址范围,至少需要地址总线中的,根,,其中,根用于每个芯片的片内地址输入。,15,14,12,7,习题 CH5 存储器,和外存相比,内存的特点是,。,A,容量小、速度快、成本高,B,容量小、速度快、成本低,C,容量大、速度快、成本高,D,容量大、速度快、成本低,下列说法中,,是正确的。,A,EPROM,是不能改写的,B,EPROM,是可改写的,但它不能作为读,/,写存储器,C,EPROM,是可改写的,所以也是一种读,/,写存储器,D,EPROM,只能改写一次,A,B,8,习题 CH5 存储器,和外存相比,内存的特点是,。,A,容量小、速度快、成本高,B,容量小、速度快、成本低,C,容量大、速度快、成本高,D,容量大、速度快、成本低,下列说法中,,是正确的。,A,EPROM,是不能改写的,B,EPROM,是可改写的,但它不能作为读,/,写存储器,C,EPROM,是可改写的,所以也是一种读,/,写存储器,D,EPROM,只能改写一次,A,B,9,习题 CH5 存储器,硬件接口设计,下图为,8088 CPU,和某存储器电路连接图,请回答以,下问题:,(1),将,CPU,的信号线与存储器相连。,(2),存储器是什么类型(,RAM,、,ROM,)?总容量为多,少?各存储芯片的地址范围分别是多少?,10,习题 CH5 存储器,11,习题 CH5 存储器,(2),存储器类型为,RAM,总容量为,4K,8,地址范围,:0#2000H-27FFH,1#2800H-2FFFH,12,习题 CH5 存储器,下图是与,8088 CPU,相连的用,Intel 2114,构成的,RAM,存储器区。,(,1,)说明一片,2114,的存储容量为多少?,(,2,)计算该存储器区的总容量为多少?,(,3,)说明每一组,2114,的地址范围,?,13,习题 CH5 存储器,14,习题 CH5 存储器,1,),1K,4,2,),2K,8,或,2KB,3,)地址分配范围,第一组,:,A19 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0,最小地址,0 0 0 0 0 0 0 0 0 0 0 0,00000H,最大地址,0 0 1 1 1 1 1 1 1 1 1 1,003FFH,第二组:,0 1 0 0 0 0 0 0 0 0 0 0,00400H,0 1 1 1 1 1 1 1 1 1 1 1,007FFH,
展开阅读全文