数字电子技术Dch7-2

上传人:仙*** 文档编号:244642215 上传时间:2024-10-05 格式:PPT 页数:9 大小:423.50KB
返回 下载 相关 举报
数字电子技术Dch7-2_第1页
第1页 / 共9页
数字电子技术Dch7-2_第2页
第2页 / 共9页
数字电子技术Dch7-2_第3页
第3页 / 共9页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,7.2,寄存器和移位寄存器,7.2.1,寄存器,7.2.2,移位寄存器,7.2.3,集成移位寄存器,74194,移位寄存器的工作原理,双向移位寄存器,寄存器是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是,触发器,。,一个触发器能存储,1,位二进制代码,要存储,n,位二进制代码的寄存器就需要用,n,个触发器,所以寄存器实际上是若干触发器的集合。,7.2.1,寄存器,74LS175,7.2.1,寄存器,74LS175,保 持,H,H,1,D 2D 3D 4D,4,D,3,D,2,D,1,D,H,L,L L,L,L,1,Q 2Q 3Q 4Q,4,D,3,D,2,D,1,D,CP,R,D,输,出,输,入,保 持,L,H,表,7.2.1 74,LS175,的功能表,7.2.2,移位寄存器,1.,移位寄存器的工作原理,把,若干个触发器串接起来,就可以构成一个移位寄存器。,图,7.2.2,时钟信号输入端,异步清零输入端,串行数据输入端,串行数据输出端,并行数据输出端,图,7.2.3,时序图,CP,Q,0,Q,1,Q,2,Q,3,1,1(,D,3,)0 0 0,2,1(,D,2,)1(,D,3,)0 0,3,0(,D,1,)1(,D,2,)1(,D,3,)0,4,1(,D,0,)0(,D,1,)1(,D,2,)1(,D,3,),D,3,D,2,D,1,D,0,D,3,D,3,D,3,D,3,表,7.2.2,1,2,3,4,5,6,7,8,9,D,2,D,2,D,1,D,2,D,1,D,0,D,2,D,1,D,0,D,1,D,0,D,0,经过,7,个,CP,脉冲作用后,,从,D,I,端,串行输入的数码就可以从,D,O,端,串,行输出。,串入,串出,经过,4,个,CP,脉冲作用后,从,D,I,端串行输入的数码就可以从,Q,0,Q,1,Q,2,Q,3,并行输出。,串入,并出,2.,双向移位寄存器,S=1,S=0,右移,左移,还可实现串行输入,串行输出、串行输入,并行输出。,7.2.3,集成移位寄存器,74194,4,个并行输入端,2,个控制端,控,制,信,号,完,成,的,功,能,S,1,S,0,0,0,保,持,0,1,左,移,1,0,右,移,1,1,并行输入,表,7.2.4 74194,的功能,L,L,H,8,L,L,L,H,H,7,H,H,L,H,H,6,L,L,H,L,H,5,H,H,H,L,H,4,A,B,C,D,A,B,C,D,H,H,H,3,H(L),H,2,L,L,L,L,L,1,A,B,C,D,右移,D,SR,左移,D,SL,S,0,S,1,Q,A,Q,B,Q,C,Q,D,并行输入,时钟脉冲,CP,串行输入,控制信号,输,出,输,入,清零,R,D,序号,习题,7.1.6,7.1.9,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!