MAX+PLUSII的快速入门

上传人:仙*** 文档编号:244030967 上传时间:2024-10-02 格式:PPT 页数:24 大小:747.50KB
返回 下载 相关 举报
MAX+PLUSII的快速入门_第1页
第1页 / 共24页
MAX+PLUSII的快速入门_第2页
第2页 / 共24页
MAX+PLUSII的快速入门_第3页
第3页 / 共24页
点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,MAX+PLUSII,的快速入门,本次课的目的:,1,、学会使用,MAX+PLUSII,软件,2,、用,MAX+PLUSII,进行文本编辑和 原理图的编辑,3,、用,MAX+PLUSII,进行功能仿真,本次课的内容:,1,、,MAX+PLUSII,的文本编辑,2,、,MAX+PLUSII,的原理图编辑,3,、,MAX+PLUSII,的功能仿真,任务提出:,用,MAX+PLUSII,软件描述以下电路:,要求:,1,、其中的与门和或门用,VHDL,语言描述;,2,、非门调用软件已做好的库元件;,3,、进行功能仿真。,1,、,MAX+PLUSII,的文本编辑,MAX+PLUSII,的主界面,如图所示,选择新建文件菜单,在弹出的对话框中选择,Text Edit file,Text Editor,在文本编辑窗口下输入,VHDL,程序后,点击图标,library,ieee,;,use ieee.std_logic_1164.all;-,打开需要用到的库,entity,andgate,is -,实体(端口)说明,port(,a,b,:in,std_logic,;,c:out,std_logic,-,最后一句不要有分号,);,end,andgate,;,architecture behave of,andgate,is -,结构体定义,begin,c=1when a=1 and b=1 else,0;,end behave;,文件名要与实体名一致,保存为,.,vhd,类型,保存文本编辑时的两点注意事项:,1,、不能将工程存放在根目录下,比如说直接放在,D,:盘下,必须在某一盘符下建立一文件夹,而且文件夹名字不能有汉字;,2,、所保存的文件名要与实体名一致。,文本一旦保存,关键字则改变,如果没有颜色改变,请检查输入的关键字。,保存完毕后,对文件进行编译,Compiler,,检查有无语法错误,在编译前,先把所要编译的文件设置为当前文件,如图所示:,注意:,基于该文件的仿真等功能的实现都是在设置该文件为当前文件的前提下来完成的。,设置好后,选择编译菜单如图所示:,在弹出的对话框中点击,Start,,开始编译,如图,a,,如果没有语法错误,将编译成功,如图,b,。,图,a,开始编译,图,b,编译成功,功能仿真,首先建立一新文件,Waveform Editor file,,文件类型选择,.,scf,,如图所示:,保存多建立的波形文件,保存名要与实体名一致,在波形文件的空白处,点击右键,选择如图子菜单,进行添加节点:,在弹出的对话框里,点击,list,,则自动信号节点,选择信号节点,点击,OK,,完成仿真节点的添加。,(1),(2),(2),(4),设置输入信号的约束条件:,给输入信号,a,、,b,一个条件,我们给,b,一个方波信号,周期为,1grid,,给,a,一个方波信号,周期为,2grid,,设置方法:选中,b,,点击图标,对于,b,,在弹出的窗口中点击,OK,对于,a,,在弹出的窗口中设置,Multiplied By,为,2,点击,OK,保存波形文件,对于组合逻辑设计,我们先不考虑其竞争与冒险,只验证其功能能否实现,所以在编译文件的状态下,选择功能仿真,如图所示:,点击,Simulator,子菜单,在弹出的窗口中点击,Start,进行功能仿真,由仿真结果知,与与门输出的逻辑值一致。,至此,完成一个语言级的功能器件设计。,用同样的方法设计一个语言级的或门器件。不再赘述。,2,、,MAX+PLUSII,的原理图编辑,在新建文件的对话框里选择,Graphic Editor file,,文件类型为,.,gdf,,如图所示:,在空白处右键选择,Enter Symbol,如左图所示,或者双击,弹出一对话框,如右图示,双击存放工程的路径:在,Symbol File,框里出现我们用,VHDL,语言所描述的功能器件:,andgate,、,orgate,双击这两个器件,则被选中并放入画布中,同样在器件库对话框里,,Symbol Name,里输入非门的名字,not,,点击,OK,,则非门符号被放入画布里,调出,input,、,output,输入输出管脚,如图示:,连线:按照异或门的连接关系,将各个器件连接起来,如图所示:,保存时,文件名要异于任何一个模块名字。,练习,1,、用,VHDL,语言设计一个一位加法器,2,、用,1,中的加法器构成,4,位加法器。,
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!