资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,2014/5/8,#,2,、设机器字长,16,位,定点表示,尾数,15,位,数符,1,位,问:,(,1,)定点原码整数表示时,最大正数是多少?最小的负数是多少?,(,2,)定点原码小数表示时,最大正数是多少?最小的负数是多少?,原码、反码、补码的范围,3,、设机器字长为,16,位,浮点表示时,阶码,5,位,阶符,1,位,数符,1,位,尾数,9,位。问:,最,大的浮点数为多少?,(,阶码及尾数均用原码表示,),4,、把十进制数,X=+128.75*,尾数符号,1,位。,运算器部分,5,、若浮点数,x,的,IEEE754,标准的,32,位二进制存储内容为(,41360000,),16,,求其对应的浮点数的十进制值。,7,、某数在计算机中用,8421BCD,表示为,0111 1000 1001,,其真值为多少?,6,、将十进制数,-0.75,表示成单精度,IEEE754,标准二进制存储内容。,2,、设机器字长,16,位,定点表示,尾数,15,位,数符,1,位,问:,(,1,)定点原码整数表示时,最大正数是多少?最小的负数是多少?,(,2,)定点原码小数表示时,最大正数是多少?最小的负数是多少?,1,、,SRAM,芯片有,17,位地址线和,4,位数据线。用这种芯片为,32,位字长的处理器构成,1M,*,32,比特的存储器,并采用内存条结构。问:,(,1,)若每个内存条为,256K,*,32,比特,共需几个内存条?,(,2,)每个内存条共需多少片这样的芯片?,(,3,)所构成的存储器需用多少片这样的芯片?,3,、某,DRAM,芯片内部的存储单元为,128,*,128,结构。该芯片每隔,2ms,至少要刷新一次,且刷新是通过顺序对所有,128,行的存储单元进行内部读操作和写操作实现的。设存储器周期为,500ns,。求其刷新的开销(也即刷新操作的时间所占的百分比),2,、设有两种,flash,芯,片:,128K,*,8,位,,512K,*,8,位,2,片。试用这些芯片构成,512K,*,32,位的存储器。,存储系统部分,主存储器部分,2,、设有两种,flash,芯,片:,128K,*,8,位,,512K,*,8,位,2,片。试用这些芯片构成,512K,*,32,位的存储器。,3,、某,DRAM,芯片内部的存储单元为,128,*,128,结构。该芯片每隔,2ms,至少要刷新一次,且刷新是通过顺序对所有,128,行的存储单元进行内部读操作和写操作实现的。设存储器周期为,500ns,。求其刷新的开销(也即刷新操作的时间所占的百分比),2,、某计算机的内存储系统采用,L1 cache,,,L2 cache,和主存三级分层结构。访问第,I,级时命中率为,95%,,访问第二级是命中率为,50%,,其余,50%,访问主存。假定访问,L1cache,需要,1,个时钟周期,T,,访问,L2cache,和主存分别需要,10T,和,100T,,计算三级存储器系统的平均访问时间,TS,是多少周期?,1,、某计算机系统的内存储器由,cache,和主存构成,,cache,的存取周期为,45ns,,主存的存取周期为,200ns,。已知在一段给定的时间内,,CPU,共访问内存,4500,次,其中,340,次访问主存。,(,1,),cache,的命中率是多少?,(,2,),CPU,访问内存的平均时间是多少纳秒?,(,3,),cache-,主存系统的效率是多少?,存储系统,3,、某微处理器具有,24,位地址线,该计算机的主存是按照字节寻址,,cache,的行大小为,64B,。假定,cache,采用,4,路组相联映射方式,地址中标记字段为,9,位。请给出地址格式,并确定下列参数:可寻址单元数,,Cache,的组数,,Cache,的行数,标记长度。试确定内存的地址格式。,4,、一个,32,位的微处理器采用,片,内,4,路组相联,cache,,其存储容量为,16KB,,其行大小为,4,个,32,位字。,(,1,)画出此,cache,方块图,并用不同的地址域来确定,cache,是否命中;,(,2,)存储单元地址(,ABCDE8F8,),16,,,映射到,cache,什么地方?,1,、一个转速为,15000,转,/,分的磁盘,其平均找道的时间为,4ms,,每条磁道,500,个扇区,每扇区存,512B,数据。假设欲读取一个由,2500,个扇区组成的总长为,1.28MB,的文件,文件紧凑存储于磁盘上,即文件占据,5,个磁道的全部扇区。请估算它的总的传送时间。,辅存,5,、一个转速为,15000,转,/,分的磁盘,其平均找道的时间为,4ms,,每条磁道,500,个扇区,每扇区存,512B,数据。假设欲读取一个由,2500,个扇区组成的总长为,1.28MB,的文件,文件紧凑存储于磁盘上,即文件占据,5,个磁道的全部扇区。请估算它的总的传送时间。,1,、假设某计算机的指令长度为,20,位,具有双操作数,单操作数和无操作数三类指令,每个操作数地址规定用,6,位表示。若操作码字段固定为,8,位,现以设计出,m,条双操作数指令,,n,条无操作数指令。在此情况下,这台计算机最多可以设计出多少条单操作数指令?,3,、某机字长,32,位能完成,32,种操作,,CPU,有,32,个通用寄存器(,32,位),主存容量为,4G,字。,(,1,)若实现,RR,型指令,其中,R,为通用寄存器,并能实现立即寻址,画出其指令格式。,(,2,)若实现,RS,型指令,其中,R,为通用寄存器,,S,为存储器地址(直接寻址或寄存器间接寻址实现),画出其指令格式。,2,、某单片机字长为,16,位,主存容量为,64K,字,采用单字长单地址指令,共有,64,条指令。试采用直接、立即、变址、相对四种寻址方式设计指令格式。,指令系统、,CPU,4,、,5,、,输入输出系统、总线,1,、,2,、,4,、,3,、,5,、,6,、,
展开阅读全文