第五章集成电路工艺原理课件

上传人:沈*** 文档编号:241665722 上传时间:2024-07-14 格式:PPT 页数:46 大小:1.92MB
返回 下载 相关 举报
第五章集成电路工艺原理课件_第1页
第1页 / 共46页
第五章集成电路工艺原理课件_第2页
第2页 / 共46页
第五章集成电路工艺原理课件_第3页
第3页 / 共46页
点击查看更多>>
资源描述
集成电路工艺原理集成电路工艺原理2004.87/14/20241Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理第九章 刻蚀(Etching)9.1 VLSI对图形转移的要求9.2 湿法腐蚀技术9.3 干法刻蚀技术2Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 刻蚀的主要内容:以化学反应或物理作用的方法把经曝光、显影后光刻胶图形中下层材料的裸露部分去掉,即在下层材料上重现与光刻胶相同的图形;3Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 与与刻蚀性能相关的几个品质因素刻蚀性能相关的几个品质因素刻蚀速率R(etch rate)单位时间刻蚀的薄膜厚度。对生产效率有较大影响刻蚀均匀性(etch uniformity)一个硅片之内或多个硅片之间的均匀性,用刻蚀速率变化的百分比来度量选择性S(Selectivity)不同材料之间的刻蚀速率的比例各向异性度A(Anisotropy)刻蚀的方向性A=0,各向同性;A=1,各向异性钻蚀(Undercut)掩膜之下的侧向腐蚀4Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 图形转移的保真度主要取决于刻蚀的选择性和方向性 刻蚀在横向刻蚀在横向(lateral)lateral)和纵向和纵向(Vertical)Vertical)同时发生同时发生;会出现光刻图形的钻蚀会出现光刻图形的钻蚀(erode);erode);刻蚀剂会腐蚀衬底从而改变衬底形貌刻蚀剂会腐蚀衬底从而改变衬底形貌;Actual etch profiles.A.Lateral etching under mask.B.Rounded photoresist which is further eroded during etching,leading to even more lateral etching.B also illustrates etch selectivity.方向性选择性5Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理刻蚀的方向性(directionality)刻蚀的方向性(etch directionality)衡量不同方向上的相对刻蚀速率横向(lateral),纵向(vertical)各向同性腐蚀(Isotropic etch)在所有方向刻蚀速率相同(一般对化学反应)各向异性腐蚀(Anisotropic etch)在不同方向刻蚀速率不同。(一般针对物理刻蚀,如溅射等)6Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理 选择性由化学反应决定;方向性由物理过程决定Selectivity comes from chemistry;directionality usually comes from physical processes.Modern etching techniques try to optimize both.要兼顾选择性和方向性,优化刻蚀工艺v 工艺中刻蚀的选择性和方向性7Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理9.1 VLSI对图形转移的要求1 图形转移的保真度 A 定义:AV1/Vv式中,Vl为横向腐蚀速率;Vv为纵向腐蚀速率。刻蚀转移图形的三种常见情况刻蚀转移图形的三种常见情况8Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理若用刻蚀层深度h和侧向展宽|dfdm|代入,则|dfdm|0,则 A0表示图形转移中失真畸变最少,即各向异性刻蚀;|dfdm|2h,则A1表示图形失真情况严重,即各向同性刻蚀;通常1A0;因此,各向异性是图形转移过程中保真度的反映9Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理(a)各向异性腐蚀的极端情况,无横向腐蚀;(b)各向同性腐蚀时,垂直腐蚀和横向腐蚀相等,腐蚀图形的边缘形状为1/4圆弧;一般是介于(a)和(b)之间;10Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理2 刻蚀的选择比(Selectivity)式中,Rf 为对薄膜(film)的刻蚀速率;Rm为对掩膜或衬底的刻蚀速率。v 一般要求Sfm在25-50之间比较合理;v S值的大小和工艺参数相关:湿法刻蚀过程:与腐蚀剂成份、浓度、温度等 有关;干法刻蚀过程:与等离子体参数、等离子体化学、气压、气体流量等有关;11Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理 12Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 硅片上生长薄膜厚度的不均匀和各个部位刻蚀速率的不均匀会导致刻蚀图形转移的不均匀性;v 若片上薄膜最厚处厚度为h(1+);最薄处为h(1);片上最大刻蚀速率为v(1+);最小刻蚀速率为v(1);则有,可见,对硅片的刻蚀会存在(tMtm)的时间差,即以tm为刻蚀时间,则膜厚部位未刻蚀尽,延长刻蚀时间则造成膜薄部位过刻蚀,影响其图形转移精度;3 刻蚀的均匀性13Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 过腐蚀过腐蚀 overetchoveretch 有些情况需过腐蚀,弥补薄膜的不均匀性;为了去除台阶边的残余材料也需过腐蚀 如超过Ws=Wr这一点还继续进行腐蚀,就出现过腐蚀;一般情况,都要求过腐蚀,以保证所有窗口干净;14Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v ULSI对腐蚀的要求得到满意的剖面(desired profile);最小的过腐蚀(undercut)或偏差(bias);选择性好(Selectivity);均匀性好,可重复性好(Uniform and reproducible);对表面和电路损伤最小(Minimal damage to surface and circuit);干净、安全、经济(Clean,economical,and safe);15Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理9.2 湿法腐蚀 湿法又称为湿化学的腐蚀方法;一 湿法腐蚀的工艺过程1,腐蚀液流至硅片表面;2,腐蚀液与裸露的膜发生化学反应,生成可溶性的副产品或气体;3,反应生成物从硅片表面移去;v 这三个步骤必须同时发生,最慢的一种称为速率限制步骤,它决定着腐蚀(刻蚀)速率;16Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理1,腐蚀不同的材料需要采用不同的腐蚀剂;2,湿法腐蚀的反应产物必须是气体或能溶于腐蚀液的物质,否则会造成反应产物的沉淀从而影响腐蚀过程的正常进行;3,一般说来湿法是各向同性的腐蚀;在特定溶液和材料的条件下可显现为沿一定晶面的选择性腐蚀;4,反应过程常伴有放热和放气,影响刻蚀质量;5,湿法腐蚀工艺本身的局限性,使得在特征尺寸小于3微米的工艺中很少采用;二 湿法腐蚀的主要特点:17Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理 SiO2+6HF=H2SiF6+2H2Ov 腐蚀液由HF(40%)和NH4F水溶液混合组成;v 影响SiO2腐蚀的主要因素是腐蚀液的配比、腐蚀温度、腐蚀时间和腐蚀方法;v 当温度一定时,SiO2的腐蚀速率取决于腐蚀液的配比和SiO2的掺杂程度:SiO2掺磷浓度越高,腐蚀速率越快;掺硼时则相反;v 腐蚀时间由SiO2厚度和选用的腐蚀速率决定,考虑到SiO2厚度的误差,应考虑一定的过腐蚀量;三 常用介质薄膜的湿法腐蚀工艺1 SiO2的湿法腐蚀18Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v SiO2腐蚀时对温度最敏感,温度愈高,速率愈快,腐蚀时必须严格控制温度(一般在3040);不同掺杂不同掺杂SiOSiO2 2的腐蚀速率和腐蚀温度的关系的腐蚀速率和腐蚀温度的关系(a)a)掺磷掺磷SiOSiO2 2;(b)(b)掺硼掺硼SiOSiO2 2;(c)(c)不掺杂的不掺杂的SiOSiO2 219Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v腐蚀液的搅动方式对SiO2的腐蚀速率也有影响 可见,喷雾腐蚀是一种较好的湿法腐蚀方法;v HF对SiO2与Si有着极高的选择比,通常可好于100/1;v SiO2在湿法腐蚀时是各向同性的;几种腐蚀搅动方式的性能比几种腐蚀搅动方式的性能比较较20Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理2 Si3N4的腐蚀v 硬Si3N4可用180 H3PO4腐蚀,由SiO2作掩蔽;v 硬Si3N4的腐蚀速率为100埃/分钟;SiO2 为10埃/分钟;SiSi3 3N N4 4、SiOSiO2 2和和SiSi在在180180磷酸中的腐蚀速率磷酸中的腐蚀速率v Si3N4的种类:硬Si3N4不含氧的纯Si3N4,折射率为2.0;软Si3N4含氧和氢的Si3N4,折射率为1.52.0;21Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理3 Si 的湿法腐蚀 常采用HF、HNO3和(CH3COOH)的混合物(HNA);Si+HNO3+6HF=H2SiF6+HNO2+H2O+H2 对于多晶硅,由于腐蚀终点难以控制,腐蚀质量不佳,现已基本上被干法刻蚀取代;v Si的各向异性腐蚀 采用NaOH、KOH腐蚀硅,其腐蚀速率沿(100)晶面 最快,(110)次之,(111)晶面相对最慢;因此,对(100)的硅片表面,其深度方向的刻蚀呈现各向异性;v Si的各向同性腐蚀22Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理硅的各向异性腐蚀示意图硅的各向异性腐蚀示意图23Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理4 铝腐蚀v 腐蚀液种类很多,效果较好的是由磷酸、硝酸、冰醋酸和水组成的混合腐蚀液。其中:磷酸主要起腐蚀铝的作用,约占腐蚀液的80;2Al+6H3PO4 2Al(H2PO4)3+3H2 硝酸与铝反应生成Al(NO3)3,增加硝酸可提高腐蚀速度,但含量过高会影响光刻胶的抗蚀能力;醋酸则能降低腐蚀液的表面张力,增加硅片与腐蚀液的浸润效果,提高腐蚀的均匀性,同时具有缓蚀作用;24Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理二种图形转移的方法(a)常规掩膜腐蚀法成形;(b)剥离(Lift-off)法成形;25Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 湿法腐蚀存在的主要问题湿法腐蚀存在的主要问题(1)湿法腐蚀需消耗大量的腐蚀性化学试剂,对人体和环境都有害,在ULSI电路制造中,湿法腐蚀正被干法刻蚀所替代;(2)湿法腐蚀需消耗大量的去离子水去冲洗腐蚀剂剩余物,不经济;(3)湿法腐蚀是各向同性的,图形的保真度较差;(4)湿法腐蚀的分辨率较差;26Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理 9.3 干法刻蚀(Dry etching)v 定义:干法刻蚀就是以等离子体来进行薄膜刻蚀的一种技术,由于刻蚀过程中不涉及溶液,所以称之为干法刻蚀;v 干法刻蚀的原理包含着物理溅射和化学反应两个过程,在不同的刻蚀条件下其物理和化学作用则有所侧重;27Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理一 等离子体刻蚀的基本分类1 等离子体刻蚀:2 它是利用高频辉光放电将反应气体的分子电离形成的自由基与薄膜间的化学反应,把暴露在等离子体下的薄膜反应生成挥发性的生成物,而后被真空系统抽离来进行刻蚀的;1.这种刻蚀方法主要是依靠化学反应来刻蚀薄膜的,与湿法腐蚀方式类似,它有选择性较好的优点,但是各向异性就比较差;28Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理2 反应离子刻蚀(RIE)这种方法是一种介于溅射刻蚀与等离子体刻蚀之间的干法刻蚀技术。v 刻蚀过程中,同时用物理和化学两种反应去除薄膜,兼具高选择性和各向异性的优点;29Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理二二 等离子体刻蚀与反应离子刻蚀的区别等离子体刻蚀与反应离子刻蚀的区别 1 等离子体刻蚀时,硅片放在反应室构成电容器的上下极板之间的基座上,上下极板间加射频功率;平板型等离子刻蚀系统示意图平板型等离子刻蚀系统示意图30Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理2 反应离子刻蚀时,硅片放在反应室内的功率电极上,且两个电极的面积不等;平板型反应离子刻蚀系统俯视和侧面图平板型反应离子刻蚀系统俯视和侧面图31Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理六角型反应离子刻蚀系统俯视和侧面图六角型反应离子刻蚀系统俯视和侧面图32Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 等离子体刻蚀时反应室的压力在13133Pa;反应离子刻蚀时反应室的压力在0.1313Pa;v 反应离子刻蚀系统的特点:产生的等离子体的平均自由程大大提高;增大了从等离子体到功率电极(阴极)的电压差和离子撞击能量;提高了刻蚀速率,获得了各向异性刻蚀的功提高了刻蚀速率,获得了各向异性刻蚀的功能,成为一种同时具备有高选择性和各向异性刻蚀能,成为一种同时具备有高选择性和各向异性刻蚀双重优点的刻蚀技术双重优点的刻蚀技术33Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理三 气体等离子体的产生过程及其腐蚀作用v 等离子体刻蚀装置通常采用13.56MHz的射频电源,以电容或电感耦合方式放电;v 在放电过程中,除了形成电子与离子之外,还可产生激发态的分子、原子及各种原子团,这些东西统称为游离基。游离基具有高度的化学活性,正是它们与被腐蚀材料的表面发生化学反应形成挥发性的产物,使材料不断被腐蚀;34Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理v 例如,CF4是相当惰性的气体,它不与硅反应,但当放电时,CF4中的一种产物F(氟游离基),它与硅反应形成挥发性的SiF4,所以常常用它来腐蚀硅;v 例如,O2在室温下不显著侵蚀光刻胶,但原子氧的产生迅速地转变胶为CO,CO2和H2O的附产物,所以常常用它来腐蚀光刻胶;35Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理四四 常用材料的等离子刻蚀原理与工艺常用材料的等离子刻蚀原理与工艺 1 硅、多晶硅、Si3N4和SiO2的等离子刻蚀v 一般用CFCF4 4、SFSF6 6等氟基化合物作为腐蚀气体;v 在放电过程中CF4介离成F*和CF3、CF2和CF等,游离基F*的化学活性最高,很容易与硅、多晶硅、Si3N4和SiO2等物质发生化学反应,其反应过程为:CF4CF3+F*;CF3CF2+F*;CF2CF+F*;Si+4F*SiF4;SiO2+4F*SiF4+O2;Si3N4+12F*3SiF4+2N2;36Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理2 Si/SiO2的刻蚀选择比v 实验发现,调整CF4等离子体对Si/SiO2的选择比的方法,主要是控制等离子气体的组成;Si和SiO2的刻蚀速率随CF4中加入的O2含量的变化(1)CF4+O2刻蚀 由图可见,CF4+O2 等离子体对SiO2和Si的刻蚀速率均增加,尤其对Si的刻蚀速率增加更迅速;但当氧气含量高于一定比例之后,则腐蚀速率下降;37Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理 机理:除了氧可以抑止F原子在反应器壁上的损耗外,并能作为一种反应剂形成激活态的氟氧活性剂:式中,COF*寿命较长,当它运动到硅片表面时发生如下反应:COF*F*+CO 4F*+SiSiF4 则在反应过程中,生成的含氧化合物将消耗许多等离子体中的C原子,使得CF4等离子体内的F原子数对C原子数的比例上升,导致刻蚀速率的增大;当氧含量太高之后,CF4的相对浓度变低,则导致刻蚀速率的下降;CF4+O2F*+COF*+O*+CO+CO2+38Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理(2)CF4+H2刻蚀v CF4等离子体中加入少量的H2,发现对于Si和SiO2的刻蚀效果与CF4中加入少量O2的效果正好相反;使SiO2的刻蚀速率比Si大得多,由此得到比较好的选择比;Si/SiOSi/SiO2 2选择比与选择比与CFCF4 4+H+H2 2组分的关系组分的关系 机理:H H2 2+2F=2HF+2F=2HF 导致氟原子浓度的降低,使得CF4+H2等离子体对SiO2与Si的刻蚀速率递减,选择比提高;39Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理氢气浓度对光刻胶、氢气浓度对光刻胶、SiOSiO2 2和多晶硅刻蚀速率的影响和多晶硅刻蚀速率的影响40Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理(3)不同C/F比气体对SiO2/Si选择比的影响 机理:当机理:当F F原子对原子对SiOSiO2 2进行刻蚀时,进行刻蚀时,SiOSiO2 2内的内的SiSi原子将被生原子将被生成成SiFSiF4 4气体,而氧原子将被释出。由此使得气体,而氧原子将被释出。由此使得F F原子的浓度受刻原子的浓度受刻蚀反应消耗的影响较小,不易在其表面生成碳氟化合物;相蚀反应消耗的影响较小,不易在其表面生成碳氟化合物;相反反SiSi的表面则因为没有氧原子的补充,的表面则因为没有氧原子的补充,F/CF/C相对较低,所以,相对较低,所以,在在SiSi表面会有碳氟聚合物产生,并覆盖在表面会有碳氟聚合物产生,并覆盖在SiSi表面,这就阻止表面,这就阻止了了SiSi被进一步刻蚀,因此有助于提高被进一步刻蚀,因此有助于提高SiOSiO2 2对对SiSi的选择比;的选择比;41Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理3 铝的刻蚀(1)通常采用氯化物作为腐蚀剂。常用的氯化物气体有CCl4、CHCl3、BCl3、PCl3和SiCl4及其混合的气体等;有时还在其中加一定量的Cl2;(2)刻蚀铝之前,必须首先去除自然氧化层:工作气体中掺入Ar,在强电场作用下,以溅射和腐蚀相结合的方式进行刻蚀;以BCl3蒸气作工作气体,利用辉光放电时产生的BCl2*和Cl*离子,BCl2*腐蚀Al2O3生成挥发性的氯氧化合物;Cl*与Al反应生成挥发性的AlCl3;42Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理(3)沾污对铝刻蚀的影响 水汽和O2的沾污 水汽和O2存在容易与铝表面反应生成Al2O3。造成一边刻蚀一边生成Al2O3,从而使刻蚀Al2O3的时间加长而且无法控制,去除水汽和O2沾污的方法:在刻蚀系统中安装真空锁,使反应室与外界大气隔绝;用反应气体与H2O和O2反应去除沾污43Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理反应产物的沾污 氯基刻铝的反应产物是AlCl3、Al2Cl6,这两种化合物的蒸气压低,易于淀积和吸附在样品被刻蚀区域的侧壁上、光刻胶上和反应室的器壁上;AlCl3、Al2Cl6 再淀积在被刻蚀铝的侧壁上,会阻止这部分区域刻蚀的进行,可得到各向异性的刻蚀效果;AlCl3是酸性化合物,取出样品室后,很易与大气中的水汽反应对铝腐蚀,从而造成钻蚀,影响刻蚀质量;AlCl3与水汽反应的生成物Al2Cl3,其中还夹杂一些反应产生的聚合物,很难去掉;44Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理4 难熔金属硅化物的刻蚀v 氟基和氯基气体都能与难熔金属硅化物反应生成易挥发的气态化合物;例如:TaSix+nCl TaCl5+SiF4 TaSix+nF TaF5+SiF4 WSix+nF WF6+SiF4 WSix+nCl WCl6+SiF4氟基化合物比v 氟基化合物的蒸气压相对较高,因此,在其他条件相同的情况下,氟基气体的刻蚀速率要高一些,常用的气体有CF4、SF6和CCl4等;45Semiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process PrincipleSemiconductor VLSI Process Principle集成电路工艺原理集成电路工艺原理集成电路工艺原理集成电路工艺原理常常用用薄薄膜膜的的刻刻蚀蚀及及其其效效果果46
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 管理文书 > 施工组织


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!