《硬件结构》PPT课件.ppt

上传人:san****019 文档编号:21184925 上传时间:2021-04-25 格式:PPT 页数:96 大小:1.49MB
返回 下载 相关 举报
《硬件结构》PPT课件.ppt_第1页
第1页 / 共96页
《硬件结构》PPT课件.ppt_第2页
第2页 / 共96页
《硬件结构》PPT课件.ppt_第3页
第3页 / 共96页
点击查看更多>>
资源描述
Central South University 第 二 章 DSP硬 件 结 构2.1 DSP的 通 用 硬 件 结 构2.2 C5000的 CPU2.3 C5509的 片 内 资 源2.4 C5509的 引 脚 及 功 能2.5 硬 件 设 计 Central South University2.1 DSP的 通 用 硬 件 结 构 DSP的硬件结构,大体上与通用的微处理器相类似,由CPU、存储器、总线、外设、接口、时钟等部分组成,但又有其鲜明的特点。 Central South University 1 Von Neuman结 构 与 Harvard结 构 Central South University Central South University Central South University2 流 水 操 作 ( pipeline) Central South University Central South University3 独 立 的 硬 件 乘 法 器 在卷积、数字滤波、FFT、相关、矩阵运算等算法中,都有 A(k)B(nk)一类的运算,大量重复乘法和累加v通用计算机的乘法用软件实现,用若干个机器周期。vDSP有硬件乘法器,用MAC指令(取数、乘法、累加)在单周期内完成。 Central South University4 独 立 的 DMA总 线 和 控 制 器 有一组或多组独立的DMA总线,与CPU的程序、数据总线并行工作,在不影响CPU工作的条件下,DMA速度目前已达800Mbyte/s Central South University 5 CPUv通用微处理器的CPU由ALU和CU组成,其算术运算和逻辑运算通过软件来实现,如加法需要10个机器周期,乘法是一系列的移位和加法,需要数十个机器周期。vDSP的CPU设置硬件乘法器,可以在单周期内完成乘法和累加 Central South University 6 移 位v通用微处理器的移位,每调用一次移位指令移动1-bitvDSP可以在一个机器周期内左移或右移多个bit,可以用来对数字定标,使之放大或缩小,以保证精度和防止溢出;还可以用来作定点数和浮点数之间的转换 Central South University 7 溢 出v通用CPU中,溢出发生后,设置溢出标志,不带符号位时回绕,带符号位时反相,带来很大的误差vDSP把移位输出的最高位(MSB)存放在一个位检测状态寄存器中,检测到MSB=1时,就通知下一次会发生溢出,可以采取措施防止 Central South University8 数 据 地 址 发 生 器 ( DAG)v在通用CPU中,数据地址的产生和数据的处理都由ALU来完成v在DSP中,设置了专门的数据地址发生器(实际上是专门的ALU),来产生所需要的数据地址,节省公共ALU的时间 Central South University9 外 设 ( peripherals)v时钟发生器(振荡器与PLL)v定时器(Timer)v软件可编程等待状态发生器v通用I/Ov同步串口(SSP)与异步串口(ASP)vJTAG扫描逻辑电路(IEEE 1149.1标准) 便于对DSP作片上的在线仿真和多DSP条件下的调试 Central South UniversityJTAG( Joint Test Action Group)JTAG接 口 需 要 与 IEEE 1149.1标 准 给 出 的JTAG仿 真 器 上 给 出 的 引 脚 一 致 , TI公 司 14脚 JTAG仿 真 器 的 引 脚 如 图 所 示 。135 2 791113 648101214TMSTDOTCK_RETTCKEMU0 TRSTGNDno pin(key)GNDGNDGNDEMU1TDIPD( VCC) 图 14脚 仿 真 器 引 脚 图 Central South UniversityEMU0EMU1TRSTTDITMS TCK_RETTCKTDOTDITMSTRSTEMU1EMU0 PDTCKTDO GNDGNDGNDGNDGNDDSP 仿 真 器 VCC 132137 11914 VCCGND46581012DSP与 JTAG仿 真 器 连 接 图6in或 更 短 Central South UniversityEMU0EMU1TRSTTDITMS TCK_RETTCKTDOTDITMSTRSTEMU1EMU0 PDTCKTDO GNDGNDGNDGNDGNDDSP 仿 真 器 VCC 132137 11914 VCCGND46581012DSP与 JTAG仿 真 器 连 接 图 2大 于 6in Central South University2.2 C5000的 CPU Central South UniversityTMS320C54xx的 内 部 硬 件 框 图 Central South Universityu程 序 总 线 ( PB) 传 送 从 程 序 存 储 器 来 的 指 令代 码 和 立 即 数 。u三 组 数 据 总 线 ( CB, DB和 EB) 连 接 各 种 元 器件 , 如 CPU、 数 据 地 址 产 生 逻 辑 、 程 序 地 址 产生 逻 辑 , 片 内 外 设 和 数 据 存 储 器 。 CB和 DB总线 传 送 从 数 据 存 储 器 读 出 的 操 作 数 。 EB总 线传 送 写 入 到 存 储 器 中 的 数 据 。u四 组 地 址 总 线 ( PAB, CAB, DAB和 EAB) 传送 执 行 指 令 所 需 要 的 地 址 。 C54x的 总 线 结 构( 八 组 16-bit总 线 ) : Central South University Central South University1 乘 法 器 /加 法 器 单 元u 乘 法 器 /加 法 器 与 一 个 40-bit的 累 加 器 在 一 个 单 指 令 周 期 里完 成 17x17-bit的 二 进 制 补 码 运 算 。 乘 法 器 /加 法 器 单 元 由 以下 部 分 组 成 : 乘 法 器 , 加 法 器 , 带 符 号 /无 符 号 输 入 控 制 ,小 数 控 制 , 零 检 测 器 , 舍 入 器 ( 二 进 制 补 码 ) , 溢 出 /饱 和逻 辑 和 暂 存 器 ( TREG) 。u 乘 法 器 有 两 个 输 入 : 一 个 是 从 TREG, 数 据 存 储 器 操 作 数 ,或 一 个 累 加 器 中 选 择 ; 另 一 个 则 从 程 序 存 储 器 , 数 据 存 储器 , 一 个 累 加 器 或 立 即 数 中 选 择 。 u 另 外 , 乘 法 器 和 ALU在 一 个 指 令 周 期 里 共 同 执 行 乘 /累 加( MAC) 运 算 且 并 行 ALU运 算 。 这 个 功 能 可 用 来 确 定 欧 几里 德 距 离 , 以 及 完 成 复 杂 的 DSP算 法 所 需 要 的 LMS滤 波 Central South University Central South University2 C54x的 算 术 逻 辑 单 元 ( ALU) : C54x/LC54x使 用 40-bit的 算 术 逻 辑 单 元 ( ALU) 和 两 个40-bit的 累 加 器 ( ACCA和 ACCB) 来 完 成 二 进 制 补 码 的算 术 运 算 。 同 时 ALU也 能 完 成 布 尔 运 算 。 ALU可 使 用 以下 输 入 : 16-bit的 立 数 从 数 据 存 储 器 读 出 的 16-bit字 暂 存 器 T中 的 16-bit值 从 数 据 存 储 器 读 出 的 两 个 16-bit字 从 数 据 存 储 器 读 出 的 一 个 32-bit字 从 其 中 一 个 累 加 器 输 出 的 40-bit值 ALU能 起 两 个 16-bitALUs的 作 用 , 且 在 状 态 寄 存 器 ST1中 的 C16位 置 1时 , 可 同 时 完 成 两 个 16-bit运 算 Central South UniversityALU框 图 : Central South University3 累 加 器 :u累 加 器 ACCA和 ACCB存 放 从 ALU或 乘法 器 /加 法 器 单 元 输 出 的 数 据 , 累 加 器 也能 输 出 到 ALU或 乘 法 器 /加 法 器 中 。 ACCA AG AH AL 39-32 31-16 15-0 BG BH BL 39-32 31-16 15-0 ACCB Central South University4 桶 形 移 位 器u C54x的 桶 形 移 位 器 有 一 个 与 累 加 器 或数 据 存 储 器 ( CB, DB) 相 连 接 的 40-bit输 入 , 和 一 个 与 ALU或 数 据 存 储 器 ( EB)相 连 接 的 40-bit输 出 。 桶 形 移 位 器 能 把 输入 的 数 据 进 行 0到 31bits的 左 移 和 0到16bits的 右 移 。 所 移 的 位 数 由 ST1中 的 移位 数 域 ( ASM) 或 被 指 定 作 为 移 位 数 寄存 器 的 暂 存 器 ( TREG) 决 定 。 Central South University Central South University 比 较 、 选 择 和 存 储 单 元( CSSU) 完 成 累 加 器 的 高位 字 和 低 位 字 之 间 的 最 大 值比 较 , 即 选 择 累 加 器 中 较 大的 字 并 存 储 在 数 据 存 储 器 中 ,不 改 变 状 态 寄 存 器 ST0中 的测 试 /控 制 位 和 传 送 寄 存 器( TRN) 的 值 。 同 时 ,CSSU利 用 优 化 的 片 内 硬 件促 进 Viterbi型 蝶 形 运 算 。5 比 较 , 选 择 和 存 储 单 元 ( CSSU) Central South University 指 数 编 码 器 用 于 支 持 单 周 期 指 令EXP的 专 用 硬 件 。 在 EXP指 令 中 ,累 加 器 中 的 指 数 值 能 以 二 进 制 补 码的 形 式 存 储 在 T寄 存 器 中 , 范 围 为bit-8至 31。 指 数 值 定 义 为 前 面 的 冗余 位 数 减 8的 差 值 , 即 累 加 器 中 为消 除 非 有 效 符 号 位 所 需 移 动 的 位 数。 当 累 加 器 中 的 值 超 过 了 32bits,该 操 作 将 产 生 负 值 。6 指 数 编 码 器 Central South University Central South University7 CPU状 态 和 控 制 寄 存 器u C54x有 三 个 状 态 和 控 制 寄 存 器 , 它 们 分 别 为 :状 态 寄 存 器 ST0, 状 态 寄 存 器 ST1和 处 理 器 方式 状 态 寄 存 器 PMST。 ST0和 ST1包 括 了 各 种 条件 和 方 式 的 状 态 , PMST包 括 了 存 储 器 配 置 状态 和 控 制 信 息 。 u ST0u ST1u PMST Central South University2.3 C55xx的 片 内 资 源 Central South University Central South University Central South University Central South University Central South University 2.3.1 TMS320C55xx的 体 系 结 构C55xDSP最 大 的 特 点 : 节 能 300MHz( 时 钟 频 率 , 主 频 ) 的 C55x和 120MHz的 C54x相 比 , 性 能 提 高 5倍 , 而 功 耗 则 降 到 1/6, C55x的 内 核 电 压 降 到 1v, 而 功 耗 降 到 0.05mW/MIPS。 C55x包 含 了 两 个 MAC( 乘 法 单 元 ) 单 元 以 及 4个40位 的 乘 法 器 , 能 够 在 单 周 期 内 作 两 个 17x17位 的MAC运 算 。 Central South University TMS320C55xx功 能 框 图 Central South University程 序 地 址 总 线 (PAB): 1组 , 24位程 序 数 据 总 线 (PB): 1组 , 32位数 据 读 地 址 总 线 (BAB、 CAB、 DAB): 3组 , 24位数 据 读 总 线 (BB、 CB、 DB): 3组 , 16位数 据 写 地 址 总 线 (EAB、 FAB): 2组 , 24位数 据 写 总 线 (EB、 FB): 2组 , 16位 Central South University2.3.2 TMS320C55x的 内 部 结 构 框 架u由 3个 主 要 部 分 组 成 : 1. CPU 2.片 内 外 设 3. 存 储 空 间 Central South UniversityCPU由 4个 功 能 单 元 构 成 : 指 令 缓 冲 单 元 (IU) 程 序 流 单 元 (PU) 地 址 数 据 流 单 元 (AU) 数 据 运 算 单 元 (DU)1. TMS320C55x中 央 处 理 单 元存 储 器 接 口 单 元 (M) Central South Universityu指 令 缓 冲 单 元 (IU) 指 令 缓 冲 单 元 收 到 程 序 代 码 , 将 其 放 入 指 令 缓 冲 器 ,并 对 指 令 进 行 解 码 。 然 后 将 数 据 传 送 到 P、 A、 D单 元 执 行指 令 。 Central South University程 序 流 单 元 (PU)u 程 序 流 单 元 分 配 所 有 程 序 空 间 所 有 占 有 的 地 址 , 它 也 控 制指 令 集 的 顺 序 。 Central South University地 址 数 据 流 单 元 (AU)u 地 址 数 据 流 单 元 包 括 所 有 用 来 产 生 数 据 地 址 空 间 和 I/O地址 空 间 的 逻 辑 和 寄 存 器 。 它 还 包 括 具 有 计 算 、 逻 辑 运 算 、 移位 和 填 位 操 作 的 算 术 逻 辑 单 元 。 Central South University数 据 计 算 单 元 (DU)u 地 址 计 算 单 元 包 括 了 CPU的 主 要 计 算 单 元 。 移 位 器 、 数 据计 算 单 元 的 计 算 逻 辑 单 元 、 双 乘 法 累 加 单 元 、 数 据 计 算 单元 寄 存 器 。 Central South UniversityCPU寄 存 器u3.1 寄 存 器 总 表缩 写 名 称 大 小AC0AC3 累 加 器 03 40bitAR0AR7 辅 助 寄 存 器 16BK03, BK47, BKC 循 环 缓 冲 区 大 小 寄 存 器 16BRC0, BRC1 块 循 环 计 数 器 0和 1 16BRS1 BRC1保 存 寄 存 器 16BSA01, BSA23,BSA45, BSA67, BSAC 循 环 缓 冲 区 起 始 地 址 寄存 器 16 CDP 系 数 数 据 指 针 ( XCDP的 低 bit位 ) 16 Central South University CDPH XCDP的 高 bit位 7CFCT 控 制 流 关 系 寄 存 器 8CSR 计 算 单 循 环 寄 存 器 16DBIER0, DBIER1 调 试 中 断 使 用 寄 存 器 16DP 数 据 页 寄 存 器 ( XDP的 低 bit位 ) 16DPH XDP的 高 bit位 7IER0, IER1 中 断 使 用 寄 存 器 0和 1 16IFR0, IFR1 中 断 标 志 寄 存 器 0和 1 16IVPD, IVPH 中 断 向 量 指 针 16PC 程 序 计 数 器 24PDP 外 设 数 据 页 寄 存 器 9 REA0, REA1 块 循 环 结 束 地 址 寄 存 器 0和 1 24 Central South University RETA 返 回 地 址 寄 存 器 24RPTC 单 循 环 计 数 器 16RSA0, RSA1 块 循 环 起 始 地 址 寄 存 器 0和 1 24SP 数 据 堆 栈 指 针 16SPH XSP和 XSSP的 高 bit位 7SSP 系 统 堆 栈 指 针 16ST0_55ST3_55 状 态 寄 存 器 0 3 16T0T3 暂 时 寄 存 器 16TRN0, TRN1 变 换 寄 存 器 0和 1 16XAR0XAR7 扩 展 辅 助 寄 存 器 0 7 23XCDP 扩 展 系 数 数 据 指 针 23 Central South University XDP 控 制 数 据 页 寄 存 器 23XSP 控 制 数 据 堆 栈 指 针 23XSSP 扩 展 系 统 堆 栈 指 针 23 Central South University2. 存 储 空 间uC55x包 括 了 统 一 的 存 储 空 间 和 I/O空 间 。 片 内 存 储 空 间 共 有 352KB 外 部 存 储 空 间 共 有 16MB I/O空 间 的 字 地 址 为 16位 宽 , 能 访 问 64KB地 址 。 Central South University MemoryThe 5509 supports a unified memory map (program and data accesses are made to the same physical space).The total on-chip memory is 320K bytes (128K 16-bit words of RAM and 32K 16-bit words of ROM). Central South UniversityOn-Chip Single-Access RAM (SARAM) Central South UniversityThe one-wait-state ROM is located at the byte address range FF0000hFFFFFFh. The ROM is composedof one block of 32K bytes and two 16K-byte blocks, for a total of 64K bytes of ROM. The ROM address space can be mapped by software to the external memory or to the internal ROM. The 16K ROM blocks at FFC000 to FFFFFF can be configured as secure ROM.On-Chip Read-Only Memory (ROM) Central South UniversityOn-Chip Read-Only Memory (ROM) Central South UniversityMemory Map Central South UniversityMemory Map Central South UniversityC5509A的 内 存 组 织 :DSP的 地 址 编 码字 节 地 址 存 储 器 内 容 字 地 址 块 大 小字 节000000-0000BF MMR( 保 留 ) 000000-0000BF 1920000C0-007FFF DARAM/HPI访 问 000060-003FFF 32k-192008000-00FFFF DARAM 004000-007FFF 32k010000- 03FFFF SARAM 008000- 01FFFF 192k 040000-3FFFFF CE0 020000-1FFFFF 2M-256k400000-7FFFFF CE1 200000-3FFFFF 2M800000-BFFFFF CE2 400000-5FFFFF 2MC00000-FEFFFF CE3 600000-7EFFFF 2M-64KFF0000-FFFFFF ROM/CE3 7F0000-7FFFFF 64K Central South UniversityC55x的 内 存 组 织 (1):RAM 600000外 部 扩 展 存 储 空 间( CE3)C0000016K异 步 存 储 器4M同 步 存 储 器 未 用 400400 保 留 400208 串 口 寄 存 器 组400200 保 留 400004 评 估 板 寄 存 器 组400000外 部 扩 展 存 储 空 间( CE2)80000016K异 步 存 储 器4M同 步 存 储 器 512K*16位 Flash或2M*16SDRAM(分 页 访 问 )200000外 部 扩 展 存 储 空 间( CE1)40000016K异 步 存 储 器4M同 步 存 储 器 2M*16SDRAM002000外 部 扩 展 存 储 空 间( CE0) 04000016K异 步 存 储 器4M-256K同 步 存 储 器 008000SARAM010000192K 004000DARAM00800032K DARAM /HPI 访 问0000C032K-192 存 储 器 映 射 寄 存 器 ( MMR) (保 留 )000000192 片 外 扩 展字 地 址存 储 器 块字 节 地 址 块 大 小 字 节 Central South UniversityC55x的 内 存 组 织 (2):ROM FFFFFF 外 部 扩 展 存 储 空 间( CE3)当 MPNMC=1时 有 效SROM 当 MPNMC=0SROM=0时 有 效FFC00016K 外 部 扩 展 存 储 空 间( CE3)当 MPNMC=1时 有 效ROM 当MPNMC=0时 有 效FF800016K 外 部 扩 展 存 储 空 间( CE3)当 MPNMC=1时 有 效ROM 当MPNMC=0时 有 效 FF000032K Central South University3. 片 内 外 设 Central South University Central South University Central South University Central South University Central South University Central South University DSP的 发 展v更高的运行速度和信号处理速度v多DSP协同工作v更方便的开发环境v大量专用DSP的出现(DSP核)v更低的价格,或更高的性能/价格比v更广泛的应用 Central South University1.请 详 细 描 述 冯 诺 曼 结 构 和 哈 佛 结 构, 并 比 较 它 们 的 不 同 。2. 比 较 C54x芯 片 , 说 明 C55x系 列 的 DSP是 如 何 降 低 功 耗 。Homework Central South University Central South University Central South University Central South University Central South University Central South University Central South University Central South University Central South University Central South University_TRST Central South UniversityVC5509A有 内 核 电 源 和 外 设 电 源 两 种 。CVDD是 数 字 电 源 , 对 于 时 钟 为 108MHz、 144MHz和200MHz的 DSP对 应 的 CVDD分 别 为 +1.2V、 +1.35V和 +1.6V, 为 CPU内 核 提 供 专 用 电 源 。DVDD是 数 字 电 源 , +3.3V, 为 I/O引 脚 提 供 专 用 电 源 。USBVDD是 数 字 电 源 , +3.3V, 为 USB模 块 的 I/O引 脚 提 供 专用 电 源 。RDVDD 是 数 字 电 源 , 对 于 时 钟 为 108MHz、 144MHz和200MHz的 DSP对 应 的 RDVDD分 别 为 +1.2V、 +1.35V和+1.6V, 为 RTC模 块 的 I/O引 脚 提 供 专 用 电 源 。 Central South UniversityRCVDD 是 数 字 电 源 , 对 于 时 钟 为 108MHz、 144MHz和200MHz的 DSP对 应 的 RCVDD分 别 为 +1.2V、 +1.35V和 +1.6V, 为 RTC模 块 提 供 专 用 电 源 。AVDD 是 模 拟 电 源 , +3.3V, 为 10位 的 A/D提 供 专 用 电 源 。ADVDD , +3.3V, 为 10位 A/D数 字 部 分 提 供 专 用 电 源 。USBPLLVDD 是 数 字 电 源 , 对 于 时 钟 为 108MHz、 144MHz和 200MHz的 DSP对 应 的 USBPLLVDD分 别 为 +1.2V、 +1.35V和 +1.6V, 为 USB的 PLL提 供 专 用 电 源 。VSS是 数 字 地 , 为 I/O和 内 核 引 脚 接 地 。AVSS是 模 拟 地 , 为 10位 A/D接 地 。ADVSS为 10位 A/D的 数 字 部 分 接 地 。USBPLLVSS是 数 字 地 , 为 USB的 PLL接 地 。 Central South University Central South University2.5.1 如 何 保 证 5509系 统 正 常 工 作u 在 每 次 上 电 之 前 , 一 定 要 检 查 电 源 跟 地 是 否 相 通 。 大量 的 实 验 表 明 , 常 常 可 能 由 于 锡 渣 或 者 其 他 的 一 些 不起 眼 的 小 原 因 导 致 电 路 板 上 电 源 和 地 直 接 连 接 一 起 ,如 果 在 上 电 之 前 没 有 检 查 清 楚 , 那 么 上 电 之 后 只 有 一种 结 果 , 电 源 跟 地 相 接 , 板 子 直 接 报 废 , 等 待 的 是 更大 的 麻 烦 。 所 以 , 切 记 每 次 上 电 之 前 一 定 要 检 查 。2.5 硬 件 设 计 Central South Universityu 电 源 芯 片 产 生 的 电 压 要 稳 定 在 3.3V和 1.6V。 电 源 芯 片上 电 容 的 不 匹 配 , 有 可 以 能 导 致 电 源 芯 片 里 面 的 振 荡电 路 工 作 一 段 时 间 后 不 再 振 荡 , 或 者 振 荡 频 率 所 对 应的 不 是 所 要 求 输 出 的 电 压 值 。 为 解 决 这 一 问 题 , 在 设计 电 源 时 除 了 需 要 考 虑 电 源 的 散 热 问 题 之 外 , 还 要 考虑 电 容 匹 配 问 题 。 计 算 之 后 多 次 测 量 , 取 最 佳 值 。u 尽 管 很 多 开 发 板 厂 家 号 称 自 己 的 开 发 板 仿 真 器 支 持 热插 拔 , 但 是 事 实 并 非 如 此 , 大 量 实 验 说 明 , 带 电 停 止或 运 行 仿 真 器 都 有 可 能 造 成 运 行 环 境 的 死 机 。 所 以 要按 照 正 常 的 步 骤 来 操 作 。 u 复 位 电 路 的 设 计 错 误 也 会 导 致 系 统 不 能 正 常 运 行 。2.5.1 如 何 保 证 5509系 统 正 常 工 作 Central South University2.5.2 最 小 系 统 设 计 TMS320C5509的 最 小 系 统 如 下 图 所 示 , 电 路 主 要 由TMS320VC5509A芯 片 , 10M有 源 晶 振 和 电 源 电 路 (下节 详 细 介 绍 )以 及 电 容 、 电 阻 电 感 等 少 量 器 件 构 成 。 另外 , 考 虑 到 DSP在 下 载 时 需 要 下 载 端 口 , 所 以 在 最 小系 统 上 加 一 个 14脚 的 JTAG仿 真 烧 写 口 。 该 最 小 系 统 不管 是 在 仿 真 模 式 下 , 还 是 在 实 时 模 式 下 都 能 够 正 常 运行 。 一 般 来 说 , 在 设 计 电 源 的 过 程 中 , 模 拟 地 和 数 字地 最 后 通 过 电 感 连 接 起 来 , 电 源 和 地 通 过 电 容 连 接 起来 。 Central South University1 电 源 电 路 设 计 Central South University2.复 位 电 路 的 设 计 Central South University3 JTAG电 路 设 计 Central South University4. 外 扩 CPLD设 计 Central South University Central South University可 控 LED和 开 关 电 路 的 设 计 Central South University5 外 扩 RAM电 路 设 计u 容 量u ROW地 址 : 4K( A0-A11)u COLUMN地 址 : 256( A0-A7)u BANK地 址 : 4( BA0-BA1) u 数 据 总 线 : 16位 u 容 量=ROW COL BANK 数 据 线 =4M 16位 Central South University6 外 扩 FLASH设 计 器 件 介 绍 : AMD公 司 的 AM29LV800B容 量 : 8Mbit 219 16bit Central South University R 3 3 . 3 V C 1 + 1 V + 2 C 1 - 3 C 2 + 4 C 2 - 5 V - 6 T 2 O U T 7 R 2 I N 8 R 2 O U T 9 T 2 I N 1 0 T 1 I N 1 1 R 1 O U T 1 2 R 1 I N 1 3 T 1 O U T 1 4 G N D 1 5 V C C 1 6 3 M A X 2 3 2 1 2 3 4 5 6 7 8 9 D B 1 D I R 1 A 1 2 A 2 3 A 3 4 A 4 5 A 5 6 A 6 7 A 7 8 A 8 9 G N D 1 0 V C C 2 0 O E 1 9 B 1 1 8 B 2 1 7 B 3 1 6 B 4 1 5 B 5 1 4 B 6 1 3 B 7 1 2 B 8 1 1 1 7 4 L V T 2 4 5 N C 1 D 5 2 D 6 3 D 7 4 R C L K 5 N C 6 S I N 7 S O U T 8 C S 0 9 C S 1 1 0 C S 2 1 1 B A U D O U T 1 2 N C 1 3 X I N 1 4 X O U T 1 5 W R 1 1 6 W R 2 1 7 V S S 1 8 R D 1 1 9 R S 2 2 0 N C 2 1 D D I S 2 2 T X R D Y 2 3 A D S 2 4 N C 2 5 A 2 2 6 A 1 2 7 A 0 2 8 R X R D Y 2 9 I N T R P T 3 0 O U T 2 3 1 R T S 3 2 D T R 3 3 O U T 1 3 4 M R 3 5 N C 3 6 N C 3 7 C T S 3 8 D S R 3 9 D C D 4 0 R 1 4 1 V C C 4 2 D 0 4 3 D 1 4 4 D 2 4 5 D 3 4 6 D 4 4 7 N C 4 8 2 1 6 C 5 5 0 S D I R D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 3 . 3 V S O E M D 0 M D 1 M D 2 M D 3 M D 4 M D 5 M D 6 M D 7 C 5 1 0 4 D 0 . . 7 A 1 A 2 A 3 B A U D S C S S W R S R D R 1 1 M C 7 2 2 P C 8 2 2 P Y 1 3 . 6 8 6 4 M V C C R 2 1 . 5 k M D 5 M D 6 M D 7 M D 0 M D 1 M D 2 M D 3 M D 4 V C C S M R S I N T S _ I N S _ O U T V C C C 2 1 0 4 C 3 1 0 4 C 1 1 0 4 V C C C 4 1 0 4 C 6 1 0 4 V C C G N D S _ I N S _ O U T 7 串 口 电 路 的 设 计 u TLl6C550的 主 要 功 能 为 : TLl6C550在 接 收外 部 器 件 或 MODEM的 数 据 时 ,完 成 串 行 到 并 行的 转 换 ; 在 接 收 CPU的 数 据 时 , 完 成 数 据 的 并行 到 串 行 的 变 换 , 并 进 行 串 行 发 送 。 74LVT245为 八 进 制总 线 转 换 器 , 即 输 入的 数 据 信 号 由 5V 转变 为 3.3V, 或 将 输 出的 数 据 信 号 由 3.3V 转 变 为 5V。 Central South University7 串 口 电 路 的 设 计 Central South University8 D/A电 路 的 设 计
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸专区 > 课件教案


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!