时序逻辑电路

上传人:d****1 文档编号:147263714 上传时间:2022-09-01 格式:DOCX 页数:6 大小:238.80KB
返回 下载 相关 举报
时序逻辑电路_第1页
第1页 / 共6页
时序逻辑电路_第2页
第2页 / 共6页
时序逻辑电路_第3页
第3页 / 共6页
点击查看更多>>
资源描述
时序逻辑电路60进制同步计数器的实现及其改进电路一、题目:试用同步加法计数器74LS161 (或74LS160)和二4输入与非门74LS20构 成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555 定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。例如, 采用同步加法计数器74LS 161构成60进制加法计数器的参考电路如图2 所示。二、分析:这个实验要求用同步加法计数器74LS161构成60进制加法计数器,并用555 产生脉冲信号,不妨把这个设计分成时钟信号生成的设计和计数器的设计。 时钟输入信号的设计:555定时器简介555定时器是一种模拟电路和数字电路相结合的中规模集成器件,它性能优 良,适用范围很广,外部加接少量的阻容元件可以很方便地组成单稳态触发器和 多谐振荡器,以及不需外接元件就可组成施密特触发器。因此集成555定时被广 泛应用于脉冲波形的产生与变换、测量与控制等方面。下图为用555定时器设计的多谐振荡器的电路图及其电路产生的波形。Uc由多谐振荡器原理,结合上图可知其振荡周期T = T1 + T。T1为电容充电时间, 气为电容放电时间。充电时间 T = (R + R )Cln2 牝 0.7(R + R )C11212放电时间T= RC ln2牝0.7 RC矩形波的振荡周期T = T + T =ln2( R + 2 R )C牝0.7( R + 2 R )C121212555组成的多谐振荡器实际电路参数的选择:由于实际电路所给的器件有限,其R1 = R2=510KQ,RC振荡器电容为1uF,五 号管脚所接的Cs为10PF。所以其振荡周期为T 二=1.53*0.7=1.07“,所以其周期为约为 1s.60进制加法计数器的设计:74LS161 简介:74LS161为可预置的4位二进制同步计数器,它可以灵活的运用在各种数字电 路,以及单片机系统种实现分频器等很多重要的功能其管脚图如下:OUTPUTSCLEAR CLOCK AD ENABLE GNDB CDATA INPUTSRIPPLE CARRY , *ENABLEVcc OUTPUT Qa 如 Qc T LOAD74LS161的清除端是异步的。当清除端CLEAR为低电平时,不管时钟端 CLOCK状态如何,即可完成清除功能。74LS161的预置是同步的。当置入控制器LOAD为低电平时,在CLOCK 上升 沿作用下,输出端QA QD与数据输入端A-D相一致74LS161的计数是同步的,靠CLOCK同时加在四个触发器上而实现的。当 ENP、ENT均为高电平时,在CLOCK 上升沿作用下QAQD同时变化,从而消除 了异步计数器中出现的计数尖峰。在CLOCk出现前,即使ENP、ENT、CLEAR发 生变化,电路的功能也不受影响。74LS161有超前进位功能。当计数溢出时,进位输出端(RCO)输出一个高 电平脉冲,其宽度为QA的高电平部分。74LS161在不外加门电路的情况下,可级联成N位同步计数器。输入输出CR LD CTfCTt CPD3 Dz Di DoQ Qi Qo0 X X X XX XX X0 0 0 01 0 x x tdj d 盘 i d 0 d1 10 1 XX X X X保持1 1 X 0 xX X X X保持1 11 1 tX X X X计数(74LS161功能表)本次试验设计要设计60进制加法计数器,其大于一个74LS161的计数范围 需要进行级联。借助Cr对计数器清零,可以实现60进制的计数。由于74LS161 为异步加法计数器故需在低位的Q、Q和高位的Q、Q进行与运算后进行与非运(满足要求的初始方案)改进方案:由于74LS161直接清零方式为异步清零,这种清零方式会导致清零的不可 靠,需要对清零进行一定的改进,使不可靠清零变成可靠清零。74LS161的预置 是同步的。当置入控制器LOAD为低电平时,在CLOCK 上升沿作用下,输出端QA -QD与数据输入端A-D相一致。由此我们可以通过采用预置的方式,确保其 清零的可靠性。其改进电路如下:(改进后电路)三、仿真验证:(为了便于仿真把电阻的阻值改为了 510 ,让其周期变为实际电路的千分之一,即为一毫秒)改进前的仿真电路:改进后的仿真电路:1RFJ510QVCCRSTOUTDISTHRTRICONBC:456仿真时改进前后的电路都能够完成60进制加法计数。但是我们用示波器观 测改进前清零信号和改进后的置零信号时,可明显看到其中的不同:清零信号改进前的清零信号CP置零信号改进后的置零信号可以看到改进前清零信号是一个时间很短很短的一个脉冲,这种短时间的脉 冲很容易导致清零的不可靠。改进后我们可以看到置零信号为一个时钟的低电 平,这个置零信号使清零更充分。四、总结:可以看到设计的电路都能够完成设计题目的基本要求,而其改进方法,主要 是在同步计数器在异步清零时的不可靠而加以改进,采用置数的方式,使清零更 充分,改进的电路也达到了实验预先的期望,提高了清零的可靠性。通过此次设计,加深了对555定时器的工作原理及由其构建电路的认识,掌 握如何用其搭建多谐振荡器。对计数器有了进一步的理解,尤其对异步清零来说, 确保其清零的可靠性是相当有必要的,通过实验,让我对其有了进一步的理解。
展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 图纸设计 > 毕设全套


copyright@ 2023-2025  zhuangpeitu.com 装配图网版权所有   联系电话:18123376007

备案号:ICP2024067431-1 川公网安备51140202000466号


本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。装配图网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知装配图网,我们立即给予删除!